A New Net list Generator for Simulation of High Performance Nano-Scale Interconnects

Publish Year: 1387
نوع سند: مقاله کنفرانسی
زبان: English
View: 1,526

متن کامل این Paper منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل Paper (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

ICNN02_006

تاریخ نمایه سازی: 27 شهریور 1391

Abstract:

The trend of IC technologies has been approaching nanometer scale. The all wire dies are now becoming a reality where nanoscale interconnects heavily impact the performance of high speed digital and analog integrated circuits [1, 2 and 4]. With scaling down of technology feature sizes to nano scale dimensions, the interconnect resistance and coupling capacitance plays an important role in determining the delay and coupling effects in VLSI circuits [3, 6]. Since invention of MOS transistor at Bell Telephone Laboratories in 1947, many CAD tools have been developed in electronics domain to provide the ability to simulate transistor based circuits. Some of these simulators run for the post layout simulation; while others can simulate in higher levels of abstraction. It is obvious that the simulation in transistor level is more accurate than that of in the gate level [5]. Hence, the necessity to have a tool that gives us the ability to simulate the circuits with taking into account the effects of nano scale interconnects as an input for a more accurate simulation in transistor level has been the principle motivation to build our home-made CAD tool. This tool generates a net list which is useful for transistor level circuit simulation which includes the equivalent circuit model of the nano scale interconnect

Authors

Manouchehr Ghahramanian Golzar

Department of Computer Engineering, Iran University of Science and Technology, Tehran

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • Ahmad Atghiaee, Nasser Masoumi, _ _ Int erc onnect-Induced Effects ...
  • K. Agarwal, D. Sylvester, D. Blaauw, F. Liu, S. R. ...
  • _ _ _ _ _ _ of Substrate Noise _ ...
  • Fargol Hassani, Nasser Masoumi, "Crosstalk and Delay Optimization Techniques for ...
  • J. Cong, _ Width Planning for Interconnect Performance Optimization, " ...
  • نمایش کامل مراجع