ناشر تخصصی کنفرانس های ایران

لطفا کمی صبر نمایید

Publisher of Iranian Journals and Conference Proceedings

Please waite ..
Publisher of Iranian Journals and Conference Proceedings
Login |Register |Help |عضویت کتابخانه ها
Paper
Title

طراحی و پیاده سازی کم توان ASIC برای عملگر گسترش در پردازش تصویر دودویی در تکنولوژی CMOS

Year: 1400
COI: INFM07_023
Language: PersianView: 93
This Paper With 15 Page And PDF Format Ready To Download

Buy and Download

با استفاده از پرداخت اینترنتی بسیار سریع و ساده می توانید اصل این Paper را که دارای 15 صفحه است به صورت فایل PDF در اختیار داشته باشید.
آدرس ایمیل خود را در کادر زیر وارد نمایید:

Authors

مصطفی خشنود - دانشکده فنی و حرفه ای شهید چمران رشت، دکتری برق– الکترونیک
حمیدرضا عبداللهی چیرانی - دانشکده فنی و حرفه ای شهید چمران رشت، دانشجوی کارشناسی مهندسی تکنولوژی الکترونیک
احمدرضا عبداللهی چیرانی - دانشگاه گیلان، دانشجوی کارشناسی ارشد مهندسی برق قدرت

Abstract:

پردازش ریخت شناسی بیدرنگ از مهمترین تکنیک های آنالیز و بررسی اشکال موجود در یک تصویر است و از کاربردهای آن می توان به آشکارسازی لبه، حذف نویز، ناحیه بندی و هموارسازی تصویر اشاره کرد. از آنجا که در بسیاری از کاربردهای پردازش تصویر، نیاز به پردازش های ریخت شناسی داریم، پژوهش های زیادی برای پیاده سازی بیدرنگ عملگرهای ریخت شناسی صورت گرفته است. این ساختار با استفاده از کد VERILOG HDL در تکنولوژی μm CMOS؛ ۰.۱۸ پیاده سازی می گردد. در این مقاله یک روش جدید برای پیاده سازی و اجرای سریع ملگر گسترش ریخت شناسی با استفاده از معماری خط لوله ای تمو جی ترکیبی ارائه می شود. این معماری نسبت به معماری خط لوله ای معمولی دارای سرعت بالاتر، پیچیدگی سخت افزاری کمتر، سطح اشغالی کمتر و توان مصرفی پایین تر است. این تراشه ها قادرند یک تصویر با ابعاد ۱۰۲۴x۱۰۲۴ را با استفاده از یک عنصر ساختاری ۲۱x۲۱ در مدت ۲۵۶.۵۶μs فراخش دهند و تا فرکانس ۵.۸۸۲GHz و ۴.۱۶۷GHz کار کنند. توان مصرفی در فرکانس ۴.۱۶۷GHz با منبع تغذیه ۱.۸v برابر ۵۹۷mW و ۴۷۸mW و سطح تراشه ها برابر ۰.۱۱۸ mm^۲ و ۰.۰۸۷mm^۲ است.

Keywords:

؛CMOS، گسترش، ریخت شناسی ASIC ،OFOC

Paper COI Code

This Paper COI Code is INFM07_023. Also You can use the following address to link to this article. This link is permanent and is used as an article registration confirmation in the Civilica reference:

https://civilica.com/doc/1239078/

How to Cite to This Paper:

If you want to refer to this Paper in your research work, you can simply use the following phrase in the resources section:
خشنود، مصطفی و عبداللهی چیرانی، حمیدرضا و عبداللهی چیرانی، احمدرضا،1400،طراحی و پیاده سازی کم توان ASIC برای عملگر گسترش در پردازش تصویر دودویی در تکنولوژی CMOS،7th National Conference on New Ideas in Engineering،Rasht،https://civilica.com/doc/1239078

Research Info Management

Certificate | Report | من نویسنده این مقاله هستم
این Paper در بخشهای موضوعی زیر دسته بندی شده است:

اطلاعات استنادی این Paper را به نرم افزارهای مدیریت اطلاعات علمی و استنادی ارسال نمایید و در تحقیقات خود از آن استفاده نمایید.

Scientometrics

The specifications of the publisher center of this Paper are as follows:
Type of center: دانشگاه دولتی
Paper count: 4,704
In the scientometrics section of CIVILICA, you can see the scientific ranking of the Iranian academic and research centers based on the statistics of indexed articles.

New Papers

Share this page

More information about COI

COI stands for "CIVILICA Object Identifier". COI is the unique code assigned to articles of Iranian conferences and journals when indexing on the CIVILICA citation database.

The COI is the national code of documents indexed in CIVILICA and is a unique and permanent code. it can always be cited and tracked and assumed as registration confirmation ID.

Support