CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی و پیاده سازی قسمت فرستنده و بخش رهگیری پیام در گیرنده یک سیستم طیف گسترده دنباله مستقیم با استفاده ازFPGA

عنوان مقاله: طراحی و پیاده سازی قسمت فرستنده و بخش رهگیری پیام در گیرنده یک سیستم طیف گسترده دنباله مستقیم با استفاده ازFPGA
شناسه ملی مقاله: ISCEE10_080
منتشر شده در دهمین کنفرانس دانشجویی مهندسی برق ایران در سال 1386
مشخصات نویسندگان مقاله:

نفیسه زارعی - دانشگاه صنعتی مالک اشتر
حسن حاج قاسم - دانشگاه صنعتی مالک اشتر
حجت اله روحی - دانشگاه صنعتی مالک اشتر

خلاصه مقاله:
امروزه با توجه به رشد سریع سیستمهای مخابراتی و افزایش تقاضا برای طیف فرکانس رادیویی ، روش طیف گسترده که باعث استفاده بهینه طیف فرکانسی می گردد ، حائز اهمیت است. عملکرد مناسب این سیستمها در برابر تداخلهای عمدی و غیر عمدی ،احتمال کم استراق سمع و بسیاری مزایای دیگر باعث فراگیر شدن این سیستمها در حوزه های نظامی و تجاری گردیده است. این گسترش روزافزون از یکسو و امکان پیاده سازی سخت افزارهایی با قابلیت پیکربندی مجدد با ابعاد بسیار کوچک و سرعت بالا از سوی دیگر باعث گردید که شبی هسازی و پیاده سازی فرستنده و بخش رهگیری پیام در گیرنده یک سیستم طیف گسترده با دنباله مستقیمDSSS) با استفاده از تراشهFPGA در این مقاله مورد توجه واقع شود. نتایج این پیاد هسازی ، بهره پردازش 26.41 dB فرکانس کلاک PN برابربا 28.05 meg توان مصرفی 85.91mw و طول کد برابر با 264-1 می باشد که قابل مقایسه با سیستمهای طراحی شده تمام دیجیتال طیف گسترده دنباله مستقیم می باشد. برای پیاده سازی قسمت رهگیری ازروش جستجوی خطی با انتگرالگیری متغیر استفاده می شود

کلمات کلیدی:
سیستم طیف گسترده دنباله مستقیمDSSS) سنکرون سازی ، رهگیری FPGA ، (Acquisition

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/127460/