CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی و شبیه سازی مدار جمع کننده پنج ارزشی جدید مبتنی بر ترانزیستور نانو نوار گرافن

عنوان مقاله: طراحی و شبیه سازی مدار جمع کننده پنج ارزشی جدید مبتنی بر ترانزیستور نانو نوار گرافن
شناسه ملی مقاله: JR_JME-18-63_004
منتشر شده در در سال 1399
مشخصات نویسندگان مقاله:

مهدیه نیری - دانشگاه آزاد یزد
مریم نیری - عضو هیات علمی و مدیر پژوهش و فناوری دانشگاه آزاد یزد

خلاصه مقاله:
در این مقاله طراحی و شبیه سازی مدارات پنج ارزشی مبتنی بر نانونوارگرافن ارائه شده است. منطق پنج ارزشی بیان شده منطبق بر منطق گلویس می-باشد. برای شبیه سازی ترانزیستور نانو نوار گرافن از مدل سازگار با HSPICE و تکنولوژی ۱۵ نانومتر استفاده شده است. بر این اساس، ابتدا مدارات NAND و NOR پنج ارزشی پیشنهادی، طراحی و شبیه سازی شده اند. نتایج حاصله نشان می دهند این مدارها از نظر سرعت و توان مصرفی در مقایسه با مدارات همتای CNTFET خود از بهبود چشمگیری برخوردار هستند. در ادامه، مدار جمع-کننده به عنوان اصلی ترین بخش پردازنده های دیجیتالی در طراحی مدارات مجتمع، با منطق پنج ارزشی پیشنهاد گردید. . پاسخ گذرای مدارات حاکی از دقیق بودن خروجی ها می باشد. پارامترهایی نظیر توان مصرفی، تاخیر و حاصل ضرب توان در تاخیر محاسبه گردید. ارزیابی نتایج نشان می دهد مدار جمع کننده پیشنهادی دارای حاصل ضرب تاخیر در توان ۳/۱۷۹ فمتو ژول در ولتاژ تغذیه۸/۰ ولت و فرکانس کاری۱۰۰ مگا هرتز می باشد.

کلمات کلیدی:
نانو نوار گرافن, منطق پنج ارزشی, گلویس, جمع کننده

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/1322088/