CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی یک تقویت کننده ی کم نویز در باند ۲/۴ گیگا هرتز با استفاده از بهبود ساختار در تطبیق امپدانس ورودی

عنوان مقاله: طراحی یک تقویت کننده ی کم نویز در باند ۲/۴ گیگا هرتز با استفاده از بهبود ساختار در تطبیق امپدانس ورودی
شناسه ملی مقاله: AREEI02_021
منتشر شده در دومین کنفرانس پژوهش های کاربردی در مهندسی برق در سال 1400
مشخصات نویسندگان مقاله:

سیدحسین علوی راد - گروه برق، واحد لنگرود، دانشگاه آزاد اسلامی، لنگرود، ایران
نرجس حسنی خواه - گروه برق، واحد لنگرود، دانشگاه آزاد اسلامی، لنگرود، ایران

خلاصه مقاله:
در این مقاله، روشی برای بهبود کارکرد ورودی مدار تقویت کننده ی کم نویز CMOS ارایه شده، که این امر منجر به کارکرد بهتر این مدار از لحاظ عدد نویز، افزایش بهره و نیز کاهش توان مصرفی به ازای تغذیه ی پایین شده است. در ساختار پیشنهادی، از ترکیب دو روش دژنراسیون القایی منبع (SID) و سری (SL) L برای ورودی تقویت کننده ی کم نویز استفاده شده تا بهترین تطبیق امپدانس در ورودی مدار صورت گیرد. همانگونه که در ادامه نشان داده شده است، این روش در مقایسه با تکنیک افزایش سلف در سورس ترانزیستور به علت تطبیق امپدانس، کاراتر و کاربردیتر خواهد بود. نتایج شبیه سازی نشان داده که بهره ی تبدیل این مدار ۱۹/۲۲ دسی بل، عدد نویز ۱/۷۶ دسی بل و تلفات برگشتی ورودی S۱۱ آن برابر با - ۲۵/۵۸ دسی بل است. معماری این مدار بر اساس ولتاژ تغذیه ی ۱/۵ ولت انجام گرفته است تا توان مصرفی این مدار به ۹ میلی وات کاهش یابد.

کلمات کلیدی:
تطبیق امپدانس، تقویت کننده ی کم نویز، توان مصرفی، عدد نویز.

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/1474743/