CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی و پیاده سازی سخت افزاری بهینه کنترل کننده باز پیکربندی جزیی با حداقل منابع مصرفی در FPGA

عنوان مقاله: طراحی و پیاده سازی سخت افزاری بهینه کنترل کننده باز پیکربندی جزیی با حداقل منابع مصرفی در FPGA
شناسه ملی مقاله: ICPCONF08_094
منتشر شده در هشتمین کنفرانس بین المللی مهندسی برق، کامپیوتر و مکانیک در سال 1401
مشخصات نویسندگان مقاله:

محمدجعفر علوی اصل - پژوهشگر، دانشگاه جامع امام حسین(ع)، تهران
دانیال شهریاری - پژوهشگر، دانشگاه جامع امام حسین(ع)، تهران
شهرام رامی - پژوهشگر، دانشگاه جامع امام حسین(ع)، تهران

خلاصه مقاله:
یکی از چالش های جدی در پیاده سازی سخت افزاری بر روی تراشه های FPGA مبتنی بر روش باز پیکربندی جزیی، پیاده سازی بهینهکنترل کننده فرآیند است. به طوری که کمترین میزان مصرف منابع درون FPGA را به خود اختصاص دهد. در این مقاله روشی جهتطراحی و پیاده سازی سخت افزاری یک ماژول کنترل کننده بازپیکربندی جزیی با حداقل منابع مصرفی ارائه شده است. روش پیشنهادیتوانست منابع سخت افزاری را نسبت به روش AXI-HWICAP تا حدود ۵۰ % کاهش و نسبت به روش AC-ICAP تا ۷۵ % کاهش ونسبت به ZyCAP نیز ۶۰ % کاهش دهد. ضمن اینکه محدودیتی در استفاده از روش پیشنهادی در تراشه ها با معماری مختلف وجودندارد.

کلمات کلیدی:
پیاده سازی،بازپیکربندی جزیی، PicoBlaze,Dynamic Partial Reconfiguration ،

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/1525037/