High speed CML latch using active inductor in 0.18mmCMOStechnology

Publish Year: 1390
نوع سند: مقاله کنفرانسی
زبان: English
View: 1,487

متن کامل این Paper منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل Paper (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

ICEE19_442

تاریخ نمایه سازی: 14 مرداد 1391

Abstract:

In this paper, a high speed latch architecture is proposed. This latch is based on a modified CML architecture, in which the tail current source is removed. To further increase the speed, shunt peaking is used. This technique can be implemented using passive or active inductors. Active inductors require smaller on-chip implementation area, but impose some drawbacks such as nonlinearity and noise. Fortunately, these drawbacks can be tolerated in a shunt peaking CML latch. In addition to cost effective implementation, using active inductors in the modified CML latch allows for optimizing the inductance values independently for the track and evaluation phases. This is not possible with passive inductors or common CML latches. Simulations predict that the active inductor loads increase the speed by more than 50% compared to resistive loads, when simulated in 0.18μm CMOS technology with 1.8V supply

Keywords:

active inductor , current mode logic (CML) latch

Authors

pedram Payandehnia

Electrical and Computer Engineering Department, University of Tehran, Tehran, Iran

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • [] J. K. L. Wong, H. Hatamkhani, M. Mansuri, and ...
  • B. Razavi, "The Role of PLLs in Future Wireline Transmitters, ...
  • J. F. Bulzacchelli and et.al , "A 10-Gb/s 5-Tap DFE/4-Tap ...
  • E. Sackinger and W. Fischer, :A 3 GHz, 32 dB ...
  • _ _ _ 2.5Gb/s CMOS Limiting Amplifier using Folded Active ...
  • نمایش کامل مراجع