Power Reduction Techniques in a 6 bit 1 GSPS Flash ADC

Publish Year: 1391
نوع سند: مقاله کنفرانسی
زبان: English
View: 1,370

متن کامل این Paper منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل Paper (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

ICEE20_464

تاریخ نمایه سازی: 14 مرداد 1391

Abstract:

Flash Analog-to-Digital Converters (ADCs) are usually used in high-speed yet low-resolution applications such as wideband radio transceivers. Since the power consumption of suchADCs exponentially rises with the number of bits, low-power design techniques are of increasing interest. In this work, thepower consumption of the comparators, the most important building blocks in such ADCs, have been reduced. First, a modified circuit configuration is proposed where the value of thekick-back noise is remarkably reduced. Then in order to save power, a power reduction technique is presented based on theprinciple of turning off the preamplifier of the comparators after the time when output voltages have been decided using an XORgate. Since the difference of the input voltage with the reference level is not very small for most of the comparators in a FlashADC, most of the comparators' outputs are ready before the end of the clock period and thus the proposed idea can save up to 40% of the power consumption of the entire ADC. In order toillustrate the effectiveness of the suggested idea, a 6-bit 1GS/s ADC is designed and simulated in a 0.18μm CMOS technology.The circuit consumes 20.2 mW from a 1.8-V supply voltage, and the THD is -32 dB at the input frequency of 200 MHz

Keywords:

Flash ADC , Low power design technique , low Kick back noise , dynamic comparator

Authors

S. Hadi Nasrollaholhosseini

Integrated Systems Lab., Department of Electrical Engineering, Ferdowsi University of Mashhad, Mashhad

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • _ _ _ _ Processing Systems, pp. 270-275, Oct. 2002. ...
  • b 1.3-Gsamples/s A/D converter in 0.35- A؛" [2] M. Choi ...
  • A. G. W. Venes, et al, _ 80-MHz, 80-mW, 8-b ...
  • _ _ _ Papers, ISSCC, Feb. 2006. ...
  • _ _ _ _ Papers, pp. 314-315, Feb. _ ...
  • C. Y. Chen, et al, _ Power 6-bit Flash ADC ...
  • M. O. Shaker, S. Gosh, M. A. Bayoumi "A 1-GS/s ...
  • _ _ , _ _ Dig. Tech. Papers, Jan. 2009. ...
  • K. Deguchi, N. Suwa, M. Ito, T Kumamoto, T. Miki, ...
  • نمایش کامل مراجع