CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

کاهش تلفات و ریپل جریان ورودی در مبدل در هم تنیده افزاینده برای کاربردهای فتوولتائیک

عنوان مقاله: کاهش تلفات و ریپل جریان ورودی در مبدل در هم تنیده افزاینده برای کاربردهای فتوولتائیک
شناسه ملی مقاله: NCNIEE07_144
منتشر شده در هفتمین کنفرانس ملی ایده های نو در مهندسی برق در سال 1401
مشخصات نویسندگان مقاله:

عادل عبدالکریم زغیر الناصری - دانشجوی رشته مهندسی برق، واحد اصفهان (خوراسگان)، دانشگاه آزاد اسلامی ، اصفهان، ایران
بابک کیوانی - استادیار دانشکده فنی -مهندسی، واحد بروجن، دانشگاه آزاد اسلامی ، اصفهان، ایران

خلاصه مقاله:
در این مقاله یک مبدل بسیار افزاینده جدید با کلیدزنی در ولتاژ صفر ارایه شده است. مدار کمکی دارای تعداد المان پایین بوده و سوییچ کمکی و دیود کمکی آن نیز بصورت نرم کلیدزنی می شوند و تلفات محسوسی به مبدل تحمیل نمی نمایند. به خاطر ساختار در هم تنیده و استفاده از تکنیک کاهش ریپل جریان، ریپل جریان ورودی بسیار کاهش یافته است که آن را برای کاربردهای سلول خورشیدی مناسب می سازد. ازطرفی استرس ولتاژ روی سوییچ ها کاهش یافته و در نتیجه می توان از سوییچ های ارزانتر با مقاومت درین سورس کوچکتر استفاده نمود. مبدل پیشنهادی در نرم افزار PSPICE شبیه سازی شده و نتایج شبیه سازی تحلیلهای تئوری مدار را تایید می نمایند..

کلمات کلیدی:
کاهش تلفات، ریپل جریان، در هم تنیده

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/1590621/