Δ∑ Fractional-N Synthesizer for GSM-E-۹۰۰ Frequency Standard

Publish Year: 1396
نوع سند: مقاله ژورنالی
زبان: English
View: 145

This Paper With 5 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

JR_TDMA-6-3_004

تاریخ نمایه سازی: 15 مرداد 1402

Abstract:

This paper presents an integrated phase-locked loop (PLL) frequency synthesizer for wireless communication application in standard ۰.۱۸ µm CMOS process. Delta sigma modulator used for reducing phase noise. The use of  modulation concepts results in a beneficial noise shaping of the phase noise (jitter) introduced by fractional-N division. The this technique has the potential to provide low phase noise, fast settling time, and reduced impact of spurious frequencies when compared with existing fractionalPLL techniques. Simulation results show that the phase noise of frequency synthesizer is -۱۰۸ @۱MHz offset, and the PLL synthesizer provides output frequencies ۸۸۰-۹۱۵ MHz in uplink and ۹۲۵-۹۶۰ MHz in downlink. Fref is ۲۶ MHz and channel spicing is ۷۰۰ KHz. Moreover, benefiting from the combination of current-mode-logic (CML) the PLL consumes a total power dissipation of only ۲۴.۳۵ mW with a single ۱.۸ V supply including all the buffers. Although prescaler increases settling time (ts), it decreases power consumptions. Settling time in uplink is ۴۲۵ ns and in downlink about ۴۷۵ ns.

Authors

Alireza Bagherzadeh

Zanjan University

Mostafa Yargholi

Zanjan University

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • Vˇenceslav F. Kroupa,”Phase Lock Loops and Frequency Synthesis, ”John Wiley ...
  • Fig. ۱۳.a. Transient simulation for uplink[۲] Digital PLL and Transmitter ...
  • Ayman M. ElSayed, Mohamed I. Elmasry,”Phase-Domain Fractional-N Frequency Synthesizers”, IEEE ...
  • Christopher Lam, Behzad Razavi,” A ۲.۶-GHz/۵.۲- GHz Frequency Synthesizer in ...
  • E. Abiri and M. Salehi, S. Salem, “A low phase ...
  • B. Razavi,”RF Microelectronics”, Second Edition , Prentice Hall, ۲۰۱۱ ...
  • R. Bohra, S. Sony and V. Nath ,”A low power, ...
  • J. Shin and H. Shin, ” A ۱.۹–۳.۸ GHz Δ∑ ...
  • B. Razavi, ”Design of Analog CMOS Integrated Circuits,” Second Edition, ...
  • C.S. Vaucher, I. Ferencic, M. Locher, S. Sedvallson, U. Voegeli ...
  • J.C. Candy and G. C. Temes, ”Oversampling Delta-Sigma Data Converters,” ...
  • M. Xiaojian, Y. Huazhong, W. Hui, “Comparison of sigma delta ...
  • B. Bakkaloglu, S. Kiaei, B,Chaudhuri, ”Delta-sigma (Δ∑) frequency synthesizers for ...
  • نمایش کامل مراجع