CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی رجیستر شیفت به چپ برگشت پذیر با قابلیت بار موازی و حفظ توازن با تکیه بر محاسبات پیچیدگی سخت افزاری

عنوان مقاله: طراحی رجیستر شیفت به چپ برگشت پذیر با قابلیت بار موازی و حفظ توازن با تکیه بر محاسبات پیچیدگی سخت افزاری
شناسه ملی مقاله: ICTI06_038
منتشر شده در ششمین کنفرانس ملی فناوری های نوین در مهندسی برق و کامپیوتر در سال 1402
مشخصات نویسندگان مقاله:

محمد طالبی - شرکت برق منطقه ای خوزستان اهواز ایران
الهام یزدان ستا - دانشکده برق و کامپیوتر دانشگاه شهید بهشتی تهران ایران

خلاصه مقاله:
در سیستم های نانوتکنولوژی محاسبات کوانتومی میتوانند در بهینه سازی توان مصرفی مدارهای CMOS با توان مصرفی کم استفاده شوند در این سیستم ها توان پایین بهره گیری از محاسبات کوانتومی و فناوری نانو استفاده از منطق برگشت پذیر میباشد. در سالهای اخیر توجه محققان برای طراحی مدارهایی با هدف کاهش اتلاف انرژی و کاربرد در محاسبات کوانتومی، بهینه سازی مصرف توان حداقل سازی مدار در مقیاس نانو و حداقل سازی حرارت تولیدی سبب شد تا منطق برگشت پذیر نقش مهمی در دنیای دیجیتال ایفا کند؛ به این دلیل که در سیستمهای مبتنی بر نانو تکنولوژی محاسبات کوانتومی میتوانند در بهینه سازی توان مصرفی مدارهای CMOS با توان مصرفی کم استفاده شوند. در این مقاله ابتدا یک حافظه نگهدار حالت برگشت پذیر جدید با قابلیت حفظ توازن پیشنهاد شده است. سپس با استفاده از حافظه نگهدار پیشنهادی برگشت پذیر که قابلیت حفظ توازن دارد یک طراحی بهینه از یک رجیستر بیتی و یک رجیستر شیفت به چپ برگشت پذیر ۱ بیتی با قابلیت حفظ توازن را پیشنهاد شده است. از این بلوک دیاگرام میتوان برای طراحی مدارهای مختلف استفاده کرد و در مقایسه با نمونه های موجود، نشان می دهد که این مدار بهنه تر و کارآمدتر است.

کلمات کلیدی:
محاسبات کوانتومی حفظ توازن منطق برگشت پذیر رجیستر شیفت به چپ

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/1876632/