CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی نوسانگر ولتاژ پایین با کمترین نویزفاز گزارش شده در ناحیه f۳/۱ در فرکانس ۳.۶ گیگاهرتز

عنوان مقاله: طراحی نوسانگر ولتاژ پایین با کمترین نویزفاز گزارش شده در ناحیه f۳/۱ در فرکانس ۳.۶ گیگاهرتز
شناسه ملی مقاله: ICMCONF05_009
منتشر شده در پنجمین کنفرانس بین المللی میکروالکترونیک ایران در سال 1402
مشخصات نویسندگان مقاله:

ریحانه عسکرزاده طرقبه - دانشگاه صنعتی شریف
فاطمه اکبر - دانشگاه صنعتی شریف
علی فتوت احمدی - دانشگاه صنعتی شریف

خلاصه مقاله:
این مقاله، ضمن بررسی راهکارهای موجود در کاهش نویزفاز در این ناحیه، نوسانگر پیشنهادی که مبتنی بر ترانس سه جفت می باشد را ارائه می دهد. این نوسانگر بایاس ولتاژ در فرکانس ۳.۶ گیگاهرتز کار می کند. یکی از عوامل مهم و کلیدی در تعیین نویزفاز در ناحیه f۳/۱ بالا بودن نسبت مولفه های غیر اصلی جریان به مولفه اصلی آن می باشد. در این طرح با استفاده از مفهوم source degeneration، با روشی نوین اثر این عامل را به مقدار قابل توجهی مهار کرده ایم. در این نوسانگر، روش های ،source degeneration، تنظیم هارمونیک و تولید بهره غیرفعال برای کاهش توان تبدیل نویز ۱/f و بهبود تابع حساسی ت ضربه و در نتیجه نویز فاز استفاده می شود. با توجه به نتایج شبیه سازی ، نویز فاز ۹۱.۹۴dBC/Hz- در آفست ۱۰ کیلوهرتز به دست می آید ، و رقم شایستگی (FoM) در همین آفست برابر با ۱۹۶.۲dB است. این نوسانگر ، توان ۴.۷mW را از منبع تغذیه ۰.۴ ولت مصرف می کند.

کلمات کلیدی:
تابع حساسیت ضربه (ISF)، ترانسفورمر سه جفت، نویز فلیکر (۱/f) ، نویزفاز بسیار کم، نوسانگر بایاس ولتاژ

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/1902387/