طراحی مدولاتور سیگما – دلتا درجه دو با توان مصرفی کم با استفاده از روشCMFB
Publish place: First Iranian Conference on Nano Electronics
Publish Year: 1391
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 689
This Paper With 7 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICNE01_093
تاریخ نمایه سازی: 10 اردیبهشت 1392
Abstract:
در این مقاله یک مدولاتور دلتا-سیگمای درجه دو و تک حلقه با ولتاژ تغذیه و توان مصرفی پایین جهت کاربرد در سیستمهای قابل حملPortable) ارائه شده است. در ساختار این مدولاتور که در طراحی آن از تکنولوژیCMOS 0.18μm استفاده شده است با معرفی و بهره گیری از یک تکنیک جدید برای پیاده سازی مداراتCMFB نوع بهبود یافته ای از مدارات تقویت کننده سوئیچ شونده[Switched-Opamp(SO ارائه می گردد. همچنین برای افزایش محدودهDR مدولاتور، با استفاده از دوبرابر کننده ولتاژ برای تحریک سوئیچهای ورودی، محدوده مجاز سیگنال ورودی تقویت شده است.مطابق شبیه سازی های انجام شده تحت نرم افزارHSPICE و با در نظر گرفتنپهنای باند ورودی ۱۶ کیلوهرتز، مقدارOSRمساوی ۱۲۸ وولتاژ تغذیه 0/9ولت، مقدار توان مصرفی ۵۴ میکرو واتمی باشد. همچنین مقدارDR و SNDRmax بدست آمده نیز به ترتیب برابر با ۸۰ و ۸۶ دی بی اندازه گیری شده است.
Keywords:
Authors
پیمان پارسا
دانشجوی کارشناسی ارشد دانشگاه آزاد اسلامی واحد بوشهر
علی رفیعی
استادیار دانشگاه آزاد اسلامی واحد کازرون
زینب محمدی فرد
دانشجوی کارشناسی ارشد دانشگاه آزاد اسلامی
مراجع و منابع این Paper:
لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :