CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی آشکار ساز فاز- فرکانس پویا و پمپ بار با توان مصرفی پاییندر فناوری ۱۸۰ نانومتر

عنوان مقاله: طراحی آشکار ساز فاز- فرکانس پویا و پمپ بار با توان مصرفی پاییندر فناوری ۱۸۰ نانومتر
شناسه ملی مقاله: JR_TJEE-54-2_001
منتشر شده در در سال 1403
مشخصات نویسندگان مقاله:

فاطمه اسماعیلی سراجی - گروه مهندسی برق ، واحد ساری ، دانشگاه آزاد اسلامی ، ساری ، ایران
علیرضا قربانی - گروه مهندسی برق ، واحد ساری ، دانشگاه آزاد اسلامی ، ساری ، ایران
سید محمود انیشه - گروه مهندسی برق ، واحد ساری ، دانشگاه آزاد اسلامی ، ساری ، ایران

خلاصه مقاله:
حلقه قفل تاخیر به طور وسیع در مدارات سنتز کننده های فرکانس، فرستنده-گیرنده های دیجیتالی و همزمان سازی کلاک استفاده می شود.در حال حاضر، حلقه قفل تاخیر به علت زمان قفل شدن کمتر، سرعت بالاتر، شرایط بهتر از نظر پایداری و جیتر کمتربیشتر ازحلقه قفل فاز مورد توجه قرار می گیرد. در این مقاله، یک آشکارساز فاز-فرکانس پویا مبتنی بر وارونگر CMOS و مالتی پلکسر با ترمیم سطحMSL) ) ارائه می شود. در ادامه، یک پمپ بار جدید پیشنهاد می شود که تطابق جریانی دقیقی دارد. پمپ بار مبتنی بر تقویت کننده با فیدبک مثبت است که بهره بالایی دارد و در عین حال توان مصرفی آن نسبت به ساختار مرسوم افزایش نیافته است. نتایج شبیه سازی درفناوری۱۸/۰میکرومتر و با ولتاژ تغذیه ۸/۱ ولت توسط نرم افزار Cadence انجام می شود. نتایج شبیه سازی نشان می دهد که مقدار توان مصرفی استاتیک آشکارساز فاز-فرکانس برابر ۵/۰ میکرو وات و حداکثر فرکانس کاری آن ۲ گیگاهرتز است. هم چنین، تطابق جریانی پمپ بارحدود ۵/۹۹ درصد است .

کلمات کلیدی:
سنتز کننده های فرکانس, حلقه قفل تاخیر, آشکار ساز فاز- فرکانس پویا, پمپ بار, توان مصرفی پایین

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/2055411/