طراحی تقویت کننده فولدینگ ، ولتاژ پایین، توان پایین برای مبدل آنالوگ به دیجیتال فولدینگ با درون یابی

Publish Year: 1392
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 759

This Paper With 7 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

این Paper در بخشهای موضوعی زیر دسته بندی شده است:

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

NCNIEE02_170

تاریخ نمایه سازی: 29 بهمن 1392

Abstract:

مبدل آنالوگ به دیجیتال فولدینگ همانندADCهای فلش دارای مزیت سرعت می باشد، ولی با پیچیدگی کمتر. تقویت کننده فولدینگ، می تواند با تولید بیش از یک نقطه عبور از صفر نیاز به مقایسه کننده را کم کند. در ای ن مقاله یک تقویت کننده فولدینگ با ضریب جمع کنندگی 4 برای یک مبدلADCفولدینگ ارائه شده است. طراحی با استفاده از تکنولوژی 0.13umدر ولتاژ ورودیV1.5 انجام شده است. نتایج شبیه سازی با تقویت کنندهای فولدینگ در 2 حالت ولتاژ و هدایت گر جریان مقایسه شده است برای دستیابی به توان پایین تر خش ها کاهش داده شده اند نتایج شبیه سازی نشان می دهند که تقویت کننده فولدینگ ارائه شده از دو تقویت کننده دیگر سریعتر کار می کند

Keywords:

مبدل آنالوگ به دیجیتالADC , توان پایین , ولتاژ پایین , مبدل فولدینگ

Authors

مهدی مدبر

دانشگاه آزاد اسلامی واحد نجف آباد

ابراهیم برزآبادی

دانشگاه آزاد اسلامی واحد نجف آباد

مهدی دولتشاهی

دانشگاه آزاد اسلامی واحد نجف آباد

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • _ _ _ State Circuis Conference, pp. ...
  • Rajesh Thirugnanam, Dong Sam Ha, Sang S. ...
  • Transceivers", IEEE International Conference on Volume, Issue, pp. 536 - ...
  • W. Guo, R. J. Huber, and K. F Smith, "A ...
  • Shruti Oza, N. M _ D evashrayee'low voltage, low ...
  • Conference on Volume, Issue, DOL 10.1109, Sept. 2009 ...
  • نمایش کامل مراجع