CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی یک شبکه عصبی مصنوعی آنالوگ CMOS با توان مصرفی پایین

عنوان مقاله: طراحی یک شبکه عصبی مصنوعی آنالوگ CMOS با توان مصرفی پایین
شناسه ملی مقاله: NCNIEE02_197
منتشر شده در دومین کنفرانس ملی ایده های نو در مهندسی برق در سال 1392
مشخصات نویسندگان مقاله:

اندیشه قمی - دانشجوی کارشناسی ارشد دانشگاه آزاد اسلامی واحد نجف آباد
مهدی دولتشاهی - استادیار گروه برق دانشگاه آزاد اسلامی واحد نجف آباد
مهدی حبیبی - استادیار گروه برق دانشگاه اصفهان

خلاصه مقاله:
در این مقاله یک نورون مصنوعی آنالوگ جدید پیشنهاد می گردد که شامل یک بخش ضرب کننده با توان مصرفی پایین و یک مدارسیگموید به عنوان تابع فعالیت نورون می باشد. همچنین در طراحی نورون پیشنهادی سعی بر آن شده است تا توان مصرفی حداقل گردد. برای تست درستی عملکرد نورون، از آن در ساختار شبکه عصبی برای حل مسئلهXOR استفاده شده که نتایج به دست آمده گویای صحت عمکردمدار پیشنهادی است. نتایج شبیه سازی مدارات نیز با استفاده از نرم افزارHspice و در تکنولوژیμm0.18 بدست آمده است.

کلمات کلیدی:
آنالوگ، توان پایین، شبکه عصبی، ضرب کننده، نورون

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/233692/