طراحی و شبیه سازی تمام جماعت کننده تک بیتی با توان پایین با تکنیک جدیدی بر مبنای ترانزیستور عبوری

Publish Year: 1391
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 504

This Paper With 6 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

ISFAHANELEC01_068

تاریخ نمایه سازی: 23 اسفند 1392

Abstract:

این مقاله به طراحی یک تمام جمع کننده با توان پایین که مبنای آن تکنولوژی CMOS از می‌پردازد. مزیت آن این طراحی تاخیر انتشار کمان به همراه توان مصرفی پایین است که منجر به دست یافتن به PDP چین شده است. نتایج به‌دست‌آمده از این طرح با تکنیک‌هایی که اخیراً مورد مطالعه و بررسی قرار گرفته و مقایسه شده که به طور چشمگیری را نشان می‌دهد. در طراحی انجام شده هیچ گونه مردان معکوس کننده‌ای استفاده نشده که این خود منجر به کاهش تاخیر انتشار گردیده است. در مدار پیشنهادی ملاک حداقل ترانزیستور برای رسیدن به توان مصرفی و تفسیر انتشار پایین لحاظ شده است. در این طراحی Sum باعث نزدیک ترانزیستور عبوری و برای پیاده‌سازی Cout از تکنیک اکثر استفاده شده است شبیه‌سازی این طراحی توسط نرم‌افزار HSPICE و تکنولوژی um 0/18 انجام شده است.

Authors

محسن صادقی

دانشجوی کارشناسی ارشد گروه مهندسی برق موسسه آموزش عالی سجاد

عارف وکیلی

دانشجوی کارشناسی ارشد گروه مهندسی برق موسسه موسسه سجاد

عباس گل مکانی

عضو هیئت علمی گروه مهندسی برق موسسه موسسه سجاد

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • J.Wang, S .Fang, W. Feng, Newef<0 093 Scientdes ign sforXOORan ...
  • R. Zimmermann , W. Fichtner, Low- powerl ogicstyles : CMO ...
  • J. Gu, C.H. Chang, Lowvoltage, low- ...
  • power(5 : 2) commpres S orcel _ for fastArithmeti ccircuits, ...
  • .. Gu, C , H. C h ang, UltraLow- voltage, ...
  • ui tsandSystems(I SCAS) , Bangkok, Thailand, May2 003 _ ...
  • K.Navi, M. Maeen , V.Foroutan, S , Timarchi , O.Kavehi ...
  • powerful laddercel Iforlowvoltage, Integration , theVLSIJ ournal(2009) 10. _ 0 ...
  • A.M. Shams, M .A.Bayoumi , A _ tru cturedapproa chfor ...
  • poweradders _ Proce edingsofthe3 _ stAs i lomarCon ferenc eonSignals, ...
  • A. Shams , T. Darwish, M. Bayoumi _ Performan ceanaly ...
  • addercel ls, _ EEE Trans acti on S onV eryLarge ...
  • K.Navi, O. Kaveh ei , M. Rouh olamini, A. Saha*0093>, ...
  • performance _ bitCMO S fulladderc ell, JournalofC _ puters3 (2)(200 ...
  • نمایش کامل مراجع