CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی، شبیه سازی و پیاده سازی یک Switch Fabric Scheduler در مسیریاب مبتنی بر VOQ

عنوان مقاله: طراحی، شبیه سازی و پیاده سازی یک Switch Fabric Scheduler در مسیریاب مبتنی بر VOQ
شناسه ملی مقاله: ICEE15_037
منتشر شده در پانزدهیمن کنفرانس مهندسی برق ایران در سال 1386
مشخصات نویسندگان مقاله:

امیرحسین درویشان - مرکز تحقیقات مخابرات ایران
حسن یگانه - مرکز تحقیقات مخابرات ایران
بهرام علی پور - مرکز تحقیقات مخابرات ایران

خلاصه مقاله:
تکنیک ساخت مبتنی بر Virtual Output Queueing ) VOQ e Switch Fabric در بسیاری از مسیر یاب های سریع – که در هسته شبکه بکار می روند – مورد استفاده قرار می گیرد. برای پیکر بندی Switch Fabric نیاز به Scheduler سریع با قابلیت Throuput بالا میباشد. دراین مقاله جهت تحقق این امر، طراحی و پیاده سازی الگوریتم Prioritized iSLIP در FPGA توصیف شده است. این الگوریتم به دلیل سادگی پیاده سازی سخت افزاری و رفع نیازهای سوئیچینگ تا نرخهای Tera bpsروشی مناسب برای Schedulingمی باشد.

کلمات کلیدی:
مسیر یاب - Scheduling - iSLIP - Switch Fabric

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/25106/