حمله آنالیز توانی بر روی منطق CMOS استاندارد مبتنی بر نشت اطلاعات از روی اثرات PVT

Publish Year: 1392
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 718

This Paper With 11 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

CEIT01_412

تاریخ نمایه سازی: 9 تیر 1393

Abstract:

بطور کلی در تمامی حملات کانال جانبی خصوصاً حمله ی آنالیز توانی مورد هدف در این مقاله از اطلاعات توانی نشت داده شده از کانال جانبی سخت افزار های رمزنگار به عنوان کانالی برای حمله به آن استفاده می کنند. لذا، در این مقاله مهاجم بدنبال بررسی و ارزیابی دقیق نشتی توان از روی اثرات PVT است ، تا از آن برای اعمال حمله آنالیز توانی بر روی منطق پایه CMOS استاندارد استفاده کند. با این هدف که بتواند: نتایج آنرا به تمامی پیاده سازی های رمزنگاری مبتنی بر CMOS استاندارد تعمیم دهد. بدین منظور، ابتدا با شبیه سازی های انجام شده در تکنولوژی 13Onm با HSpice تاثیر هر یکاز پارامترهای PVT بطور مستقل بر روی توان مصرفی دینامیک یک گیت پایه CMOS استاندارد اندازه گیری شد. پس از شناسایی موثرترین پارامتر PVTیک حمله توانی بر اساس مدل توانی فاصله سوئیچینگ (SD) روی گیت پایه CMOS استاندارد با اعمال اثر PVT در آن انجام شد. نتایج شبیه سازی بطور خاص نشان داد که می توان با اعمال اثرات PVT در منطق همواره حملات آنالیز توانی قوی تر و در عین حال دقیق تری را با بهبود مدل توانی فاصله سوئیچینگ (SD) بر روی تمامی گیت های مبتنی بر CMOS استاندارد اعمال نمود. با این ایده که تاکنون هیچ حمله آنالیز توانی بر روی منطق های CMOS استاندارد با اعمال اثرات PVT در آنها با استفاده از مدل توانی فاصله سوئیچینگ (SD) انجام نشده است.

Keywords:

منطق CMOS , استاندارد , اثرات PVT , حملات آنالیز توانی , نشتی اطلاعات از کانال جانبی , مدل توانی فاصله سوئیچینگ(SD)

Authors

رامین گودرزوند چگینی

گروه مهندسی برق - الکترونیک، کارشناسی ارشد دانشگاه آزاد اسلامی برق الکترونیک، واحد قزوین، ایران

میلاد اکبری ثانی

گروه مهندسی برق - الکترونیک، کارشناسی ارشد دانشگاه آزاد اسلامی برق الکترونیک، واحد قزوین، ایران

رضا ابراهیمی آتانی

گروه مهندسی کامپیوتر، استادیار دانشکده فنی دانشگاه گیلان ، رشت ، ایران

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • رضا ابراهیمی آتانی، طراحی و پیاده سازی یک الگوریتم رمز ...
  • V. Venkatramar and W. Burleson, Impact of Process Variations _ ...
  • رامین گودرزوند چگینی، حمله‌ی آنالیز توانی (DPA)فاضلی برروی منطق‌های مقاوم ...
  • P. Kocher, J. Jaffe and B. Jun, Differential Power Analysis, ...
  • R. Jaramillo Ramirez , V ariab ility-Aware Design of Subthreshold ...
  • F. Hu, Proces S -Vari ation-Resistat Dynamic Power Optimization for ...
  • Proceedings of the _ _ _ Design, 2005. ...
  • S. Zhong, S. Khursheed, and B. M. Al-Hashimi , A ...
  • O. Kimmerling and M. Kuhn , Design Principles for Tamper- ...
  • I. Verbauwhede , Design methods and tools for side channel ...
  • P. Ghafari, Impact of Technology Scaling on Leakage Reduction Techniques, ...
  • W. Hnath and J. Pettengill, Differential Power Analysis Side-Channel Attacks ...
  • F. Xavier Standaert, J. Jacques Quisquater, Power and Electro magnetic ...
  • R.Ebrahimi Atani, S. Mirzakuchaki, S. Ebrahimi Atani, W. Meier, On ...
  • نمایش کامل مراجع