CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی مبدل ADC سیلیک با حذف کننده افست ستونی با توان مصرفی پایین و سرعت بالا در سنسورهای تصویر

عنوان مقاله: طراحی مبدل ADC سیلیک با حذف کننده افست ستونی با توان مصرفی پایین و سرعت بالا در سنسورهای تصویر
شناسه ملی مقاله: ISCEE16_096
منتشر شده در شانزدهمین کنفرانس دانشجویی مهندسی برق ایران در سال 1392
مشخصات نویسندگان مقاله:

مینا شیرالی - دانشگاه آزاد اسلامی واحد بوشهر، بوشهر، ایران
زهیر کردرستمی - دانشگاه آزاد اسلامی واحد بوشهر، بوشهر، ایران
سیدعبادالهادی موسوی - دانشگاه آزاد اسلامی واحد بوشهر، بوشهر، ایران

خلاصه مقاله:
در این مقاله یک مبدل آنالوگ به دیجیتال سیکلیک ده بیتی توان پایین جدید طراحی شده است.کاربرد این مبدل در سنسورهای تصویر است به این دلیل که مبدل سیکلیک کمترین توان را در بین مبدلها دارد.همچنین در این مبدل از یک اپ آمپ ایده آل یا افست پایین استفاده شده است. در نهایت این مدار با نرم افزار HSPICE شبیه سازی شد و نتایج قابل قبولی بدست آمده است.این مدار به ولتاژ 3.3 نیاز دارد و در تکنولوژی 0.35 می باشد. توان مصرفی 11 میلی وات و SFDR معادل 66 دسی بل و THD معادل 2- و SNDR معادل 40 دی بی است. سنسورهای CIS بهبود یافته با سه ترانزیستور و ADC سیلیک 12 بیتی ستون موازی دارای 5/19 بیت رنج دینامیکی دیجیتال و همچنین دارای انعطاف پذیری بالا برای تنظیمات شرایط متفاوت عکس برداری است .

کلمات کلیدی:
تکنولوژی سنسورهای تصویری CMOS، توان مصرفی، مبدل ADC سیلیک

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/265163/