طراحی تقویت کننده ولتاژ پایین با تکنیک جبران سازی غیر مستقیم به منظور افزایش پهنای باند
Publish place: National Conference on Engineering Sciences, New Ideas (8)
Publish Year: 1393
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 756
This Paper With 5 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
AIHE08_062
تاریخ نمایه سازی: 13 آبان 1393
Abstract:
در سال های اخیر با گسترش جهانی کامپیوترها، سیستم های الکترونکی و مصرف کننده های الکترونیکی قابل حمل، طراحی سیستم های ولتاژ و توان پایین اجباری شده است. در این مقاله یک تقویت کننده عملیاتی هدایت انتقالی Operational Transconductance Amplifier -OTA ولتاژ و توان پایین با سوئینگ ولتاژ ورودی و خروجی ریل تو ریل با استفاده از تکنیک DTMOS و جبران سازی غیر مستقیم پیشنهاد شده است. ناحیه ای که برای عملکرد ولتاژ پایین مناسب است، ناحیه زیر آستانه یا وارونگی ضعیف می باشد، زیرا این ناحیه رسانایی متقابل بزرگتری نسبت به نواحی دیگر دارد. شبیه سازی در تکنولوژی m CMOS 0.18 انجام شده است و در حداقل ولتاژ منبع تغذیه 600mV کمتر از ولتاژ Vth دارای بهره بیش از db56 و حاشیه فاز 68 می باشد در حالی که توان مصرفی آن فقط 86.82nW می باشد.
Keywords:
Authors
محمدرضا صفاریان
موسسه آموزش عالی سجاد مشهد دانشجوی کارشناسی ارشد
عباس گلمکانی
استادیار موسسه آموزش عالی سجاد مشهد
مراجع و منابع این Paper:
لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :