CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی تقویت کننده ولتاژ پایین با تکنیک جبران سازی غیر مستقیم به منظور افزایش پهنای باند

عنوان مقاله: طراحی تقویت کننده ولتاژ پایین با تکنیک جبران سازی غیر مستقیم به منظور افزایش پهنای باند
شناسه ملی مقاله: AIHE08_062
منتشر شده در کنفرانس ملی علوم مهندسی، ایده های نو (۸) در سال 1393
مشخصات نویسندگان مقاله:

محمدرضا صفاریان - موسسه آموزش عالی سجاد مشهد دانشجوی کارشناسی ارشد
عباس گلمکانی - استادیار موسسه آموزش عالی سجاد مشهد

خلاصه مقاله:
در سال های اخیر با گسترش جهانی کامپیوترها، سیستم های الکترونکی و مصرف کننده های الکترونیکی قابل حمل، طراحی سیستم های ولتاژ و توان پایین اجباری شده است. در این مقاله یک تقویت کننده عملیاتی هدایت انتقالی Operational Transconductance Amplifier -OTA ولتاژ و توان پایین با سوئینگ ولتاژ ورودی و خروجی ریل تو ریل با استفاده از تکنیک DTMOS و جبران سازی غیر مستقیم پیشنهاد شده است. ناحیه ای که برای عملکرد ولتاژ پایین مناسب است، ناحیه زیر آستانه یا وارونگی ضعیف می باشد، زیرا این ناحیه رسانایی متقابل بزرگتری نسبت به نواحی دیگر دارد. شبیه سازی در تکنولوژی m CMOS 0.18 انجام شده است و در حداقل ولتاژ منبع تغذیه 600mV کمتر از ولتاژ Vth دارای بهره بیش از db56 و حاشیه فاز 68 می باشد در حالی که توان مصرفی آن فقط 86.82nW می باشد.

کلمات کلیدی:
ولتاژ و توان پایین، وارونگی ضعیف، جبران سازی، DTMOS

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/308070/