CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی و شبیه سازی یک مدار پیش تقویت کننده ولتاژ پایین- توان پایین برای استفاده در بلوک دیاگرام سمعک

عنوان مقاله: طراحی و شبیه سازی یک مدار پیش تقویت کننده ولتاژ پایین- توان پایین برای استفاده در بلوک دیاگرام سمعک
شناسه ملی مقاله: ICEEE06_272
منتشر شده در ششمین کنفرانس مهندسی برق و الکترونیک ایران در سال 1393
مشخصات نویسندگان مقاله:

مسعود اختیاری - دانشکده سما دانشگاه آزاد اسلامی واحد کرمانشاه
سلیمان شیرزادی - دانشکده سما دانشگاه آزاد اسلامی واحد کرمانشاه

خلاصه مقاله:
در این مقاله به طراحی در زمینه تقویت کنندگی عملیاتی مدار مجتمع آنالوگ در شرایط توان پایین- ولتاژ پایین در حوزه تجهیزات پزشکی بالاخص سمعک پرداخته شده است. با توجه به اهمیت طراحی هایی که به موجودیت توان مصرفی ونویز و همچنین منبع تغذیه پایین که در نهایت باعث بالا رفتن کیفیت و بهینه سازی مصرف می شود یک پیش تقویت کننده تفاضلی ولتاژ پایین- توان پایین با ترانزیستورهای CMOS، تکنولوژی 0.18um و با منبع تغذیه 0.9 v که کاربرد قرارگرفتن در بلوک دیاگرام سمعک را دارا می باشد، طراحی شده است. در این طراحی بهره مدار 28db توان مصرفی 250nw و نویز 500nv,hz را دارا می باشد.

کلمات کلیدی:
؛low noise, low power, low voltage

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/384083/