CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

الگوریتم مسیریابی متحمل خطای deadlock آزاد برای اتصال شبکه بر روی تراشه

عنوان مقاله: الگوریتم مسیریابی متحمل خطای deadlock آزاد برای اتصال شبکه بر روی تراشه
شناسه ملی مقاله: ICEEE06_279
منتشر شده در ششمین کنفرانس مهندسی برق و الکترونیک ایران در سال 1393
مشخصات نویسندگان مقاله:

اصغر عسگریان - دانشجوی دکتری مهندسی برق الکترونیک دانشگاه آزاد اسلامی واحد اراک

خلاصه مقاله:
در مقیاس های فن آوری، تحمل خطا یک موضوع کلیدی در ارتباط بر روی تراشه است در نتیجه این موضوع به بررسی الگوریتم های ارتباطی تحمل خطا برای استفاده در حوزه NOC می پردازد. در این مقاله، یک الگوریتم مسیریابی سازگاری متحمل خطای deadlock آزاد برای مش دوبعدی برای اتصالات داخلی NOC ارائه می شود. بخش اصلی این الگوریتم مسیریابی، بخشی است که اجازه می دهد مسیریابی بسته در یک زمان در حضور گره های معیوب و نواحی نه لزوماً مستطیلی انجام شود. الگوریتم مسیریابی ارائه شده بر اساس یک مدل گردشی اصلاح شده والگوریتم معروف XY است. اصول اولیه این الگوریتم مسیریابی شرح داده می شود، آزادی deadlock آن، عملی بودن و راندمان آن از طریق نتایج شبیه سازی اثبات می شود.

کلمات کلیدی:
شبکه بر روی تراشه (NOC)، تحمل خطا، سیستم های قابل تنظیم مجدد، مسیریابی سازگار، مسیریابی Wonmhole

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/384090/