بهینه سازی سیگنال بادی بایاسینگ جهت بهبود توان تلفاتی در گیت های دینامیکی D3L
Publish Year: 1393
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 572
This Paper With 6 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEEE06_287
تاریخ نمایه سازی: 1 مهر 1394
Abstract:
طراحی با توان پایین یکی از مهمترین مسائل در طراحی مدارات یکپارچه، از مدارات نانومتری گرفته تا مدارات با ابعاد وسیع (VLSI) می باشد. مؤلفه های توان مصرفی در مدارهای پویا شامل: تواننشتی، توان اتصال کوتاه و توان سوئیچینگ می باشند. یکی از راهکارهای ارائه شده برای کاهش توان نشتی، تکنیک بایاس بدنه می باشد. در این مقاله ابتدا تکنیک بایاس بدنه بررسی شده، سپس سیگنال های مختلف بایاسینگ جهت بهینه سازی مدارهای منطق D3L مورد بررسی قرار می گیرند. شبیه سازی ها نشان دهنده کاهش توان مصرفی مدال D3L پیشنهادی در مقایسه با مدل استاندارد آن می باشد. همچنین در مدل پیشنهادی مصونیت نویز مدار نسبت به مدل استاندارد بهبود یافته است.
Keywords:
Authors
زینب عظیمی
دانشکده برق دانشگاه آزاد نجف آباد
مهدی حبیبی
عضو هیئت علمی دانشکده برق دانشگاه اصفهان
مهدی دولتشاهی
عضو هیئت علمی دانشکده برق دانشگاه آزاد نجف آباد
مراجع و منابع این Paper:
لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :