CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

شبیهسازی و پیادهسازی الگوریتم DCD بر روی FPGA

عنوان مقاله: شبیهسازی و پیادهسازی الگوریتم DCD بر روی FPGA
شناسه ملی مقاله: TEDECE01_397
منتشر شده در کنفرانس ملی فن آوری، انرژی و داده با رویکرد مهندسی برق و کامپیوتر در سال 1394
مشخصات نویسندگان مقاله:

محمدرضا نجاتی - دانشجوی کارشناسی ارشدگروه مهندسی برق دانشگاه گیلان
سیاوش امین نژاد - استادیار گروه مهندسی برق دانشگاه گیلان

خلاصه مقاله:
در این مقاله شبیهسازی و پیادهسازی معماری سری الگوریتم DCD چرخشی بر روی برد CycloneV شرکت Alreta ارائه شده است. نتایج شبیهسازی سختافزار با نتایج به دست آمده از شبیهسازی در نرمافزار متلب مقایشه شده و نتایج حاصله از پیادهسازی با سایر الگوریتم های حل دستگاه معادلات خطی مانند QRD مقایسه شده است. منابع مورد استفاده از تراشه فوق برای معادلات با تعداد مجهولات 4 الی 44 ارائه گردیده است و مزایا و معایب معماری و پیادهسازی بیان شده است. در این مقاله نشان داده شده است که الگوریتم DCD یک روش بسیار بهینه برای حل دستگاه معادلات خطی بر روی FPGA بوده و با استفاده از کمترین منابع منطقی و ارائه سرعت مناسب و دقت قابل تنظیم برای استفاده در کاربردهای بلادرنگ بسیار مناسب می باشد

کلمات کلیدی:
DCD ، FPGA ، الگوریتم تکرارشونده، دستگاه معادلات خطی

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/396318/