طراحی و سنتز شمارنده ی نزول ی شمار ناهمزمان برگشتپذیر، با رویکرد بهبود پارامترهای ارزیابی

Publish Year: 1394
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 364

This Paper With 7 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

TEDECE01_476

تاریخ نمایه سازی: 30 آبان 1394

Abstract:

در سالهای اخیر مدار ات برگشتپذیر و کوانتومی به دلیل اتلاف توان کم، مورد توجه ی بسیاری از پژوهشگران قرار گرفتهاند. ازکاربردهای مدارات برگشت پذیرمیتوان به طراحی مدارات دیجیتالی به توان مصرفی پایین فناوری نانوطراحی مدارات محاسباتی درکامپیوترهای کوانتومی و محاسبات مبتنی برDNA اشاره نمود هرچند برروی مدارات ترکیبی برگشت پذیر پژوهش بسیاری انجام شده است اما دراین مقاله به بررسی مدارات ترتیبی برگشت پذیرپرداخته خواهد شد دراین مقاله ازشمارنده ی ناهمزمان برگشت پذیرارایه شده درسال 4102 استفاده شده و در طی دو مرحله بهبود به دست آمده است درمرحله اول باجایگزینی مناسب دروازه Feynman ، در طراحی اولیه میزان ورودی ثابت و خروجی اضافی به ترتیب به میزان 24 و 57 درصد بهبود یافته اند درمرحله دوم شکل سنتزی مداررسم و نشان داده خواهد شد که اگرازسنتزهای جدید دودروازه ی P eres To و ffoli ارایه شده دراین مقاله استفاده کنیم به دلیل تطبیق دودروازه ی PERES و toffoli درشمارنده ی برگشت پذیرایجادشده میتوان هزینه ی کوانتومی کل مدار را به میزان 13درصد نسبت به کارهای گذشته بهبود داد

Keywords:

کامپیوترهای کوانتومی , مدارات ترتیبی برگشت پذیر , شمارنده ی ناهمزمان برگشت پذیر , سنتز , دروازه ی peres , دروازه ی toffoli

Authors

سودابه شعبانی

دانشگاه بین الملل امام رضا(ع)

منیره هوشمندکفائیان

دانشگاه بین الملل امام رضا(ع)

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • G. E. Moore, "Cramming more components onto integrated circuits, " ...
  • C. H. Bennett, "Logical reversibility of computation, " IBM journal ...
  • H. M. H. Babu, M. R. Islam, S. M. A. ...
  • M. Mohammadi & M. Eshghi, "On figures of merit in ...
  • M. Saiful Islam, M. M. Rahman, Z. Begum, Z. Hafiz ...
  • M. Mamun, S. AL & B. Karmaker, "Design of Reversible ...
  • A. Barenco, C. H. Bennett, R. Cleve, D. P. DiVincenzo, ...
  • R. P. Feynman, "Quantum mechanical computers, " Foundations of physics, ...
  • M. Perkowski, M. Lukac, M. Pivtoraiko, P. Kerntopf, M. Folgheraiter, ...
  • Methodology of Future Computing Technology, 2003. ...
  • reversible logic structure, " Paper presented _ the VLSI (ISVLSI), ...
  • synchronous up-counter, " Paper presented _ the Nano technology (IEEE-NANO), ...
  • S. Gupta, V. Pareek & S. Jain, "Low Cost Design ...
  • S. S. Chiwande, S. S. Katre, S. S. Dalvi & ...
  • "Performance Analysis of Sequential Circuits using reversible logic, " Internationat ...
  • T. Varalakshmi & M. Vidya, "Design of Reversible Mod-16 Synchronous ...
  • نمایش کامل مراجع