افزایش سرعت ضرب کننده 16 ´16 با بهینه سازی ابعاد ترانزیستورها توسط الگوریتم ژنتیک
عنوان مقاله: افزایش سرعت ضرب کننده 16 ´16 با بهینه سازی ابعاد ترانزیستورها توسط الگوریتم ژنتیک
شناسه ملی مقاله: ICEE13_026
منتشر شده در سیزدهمین کنفرانس مهندسی برق ایران در سال 1384
شناسه ملی مقاله: ICEE13_026
منتشر شده در سیزدهمین کنفرانس مهندسی برق ایران در سال 1384
مشخصات نویسندگان مقاله:
بهروز افضل - آزمایشگاه نانوسیستم های توان پائین سرعت بالا، گروه مهندسی برق و کامپ
علی افضلی کوشا - آزمایشگاه نانوسیستم های توان پائین سرعت بالا، گروه مهندسی برق و کامپ
خلاصه مقاله:
بهروز افضل - آزمایشگاه نانوسیستم های توان پائین سرعت بالا، گروه مهندسی برق و کامپ
علی افضلی کوشا - آزمایشگاه نانوسیستم های توان پائین سرعت بالا، گروه مهندسی برق و کامپ
در این مقاله به بررسی افزایش سرعت یک ضرب کننده 16 ضربدر 16 پرداخته ایم. افزایش سرعت ضرب کننده با انتخاب Wهای مناسب برای ترانزیستورهای استفاده شده در بلوک های ضرب کنند]، میسر شده است. به کمک الگوریتم ژنتیک Wهای مناسب برای ترانزیستورها انتخاب شده است. تاخیر ضرب کننده قبل از اصلاح wها برابر 1,66ns و بعد از اصلاح W ها به 14ns کاهش یافت. پیاده سازی الگوریتم توسط برنامه MATLAB و پیاده سازی مداری بلوکها و بدست اوردن تاخیر انها توسط HSPICE انجام شده است. در طراحی بلوک ها از ساختار Static CMOS استفاده شده است. نتایج برای تکنولوژی 1,18u بدست امده است.
کلمات کلیدی: الگوریتم ژنتیک ، ضرب کننده ، درخت والاس ، فیلتر FIR
صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/41902/