ارائه معماری نوین ضرب کننده با استفاده از مدل سیستم Multi-expert برای کاربرد های سریع

Publish Year: 1385
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 3,845

This Paper With 6 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

این Paper در بخشهای موضوعی زیر دسته بندی شده است:

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

ACCSI12_030

تاریخ نمایه سازی: 23 دی 1386

Abstract:

این مقاله معماری نوینی برای ضر ب کننده ها ارائه شده است . این معماری بر پا یه سیستم Multi-Expert و بر اساس مدل موازی پیاده سازی شده اس ت. در این مدلExpert های مختلف بصورت موازی فعالیت می نماین د. ای ن Expert ها پی اده سا زی الگوریتم های مختلف کدگذارBooth می باشند. بر این اساس نت ایج حاصله از ا ین Expert ها (حاصل ضرب های جز ئی) پس از عبور از شبکه جمع این ضرب کننده وارد یک ماژول تصمیم گیر می شوند. وظیفه این بخش از سیستم ضرب کننده انتخاب ب هین ه نت ایج در راستای ر سیدن به بالات رین سرعت ممکنه م یباشد. هدف از ارائه ا ین مدل بر ای ضر ب کننده ها دس تیابی به سرع ت بیشتر در مق ایسه با س ایر طر ح های امرو زی اس ت. معماری ارائه شده برای، بر اساس نتایج سنتز و شبی هساز ی موفق شده است به بهبودی درحدود ۱۴% تا ۲۱,۵ % در ۱۰ بیت اول و ۴% تا ۶% در ۵۴ بیت بعدی حاصل جمع حاصلضرب های جزئی دست پیدا کند.

Authors

علی ذاکرالحسینی

استادیار دانشکده مهندسی برق و کامپیوتر دانشگاه شهید بهشتی

کیوان ناوی

استادیار دانشکده مهندسی برق و کامپیوتر دانشگاه شهید بهشتی

امید کاوه ای

دانشجوی دکتری معماری کامپیوتر دانشکده مهندسی برق و کامپیوتر دانشگاه

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • دانشگاه شهید بهشتی، دانشکده مهندسی برق و کامپیوتر، تهران، ایران، ...
  • M.C. Fairhurst, A.F.R. Rahman, ،0A generalised approach to the recognition ...
  • A.F. Gonzalez, P. Mazumder, «Redundant arithmetic, algorithms and i mp ...
  • Parhami, B., Computer Arithmetic: Algorithms and Hardware Designs, Oxford, 2000. ...
  • A.F.R. Rahman, M.C. Fairhurst, *Enhancing multiple expert decision combination strategies ...
  • Transactions on Circuits and Systems-II: Analog and Digital Signal Processing, ...
  • G. Bewick, ،Fast Mu ltiplication : Algorithms and Imp lementation ...
  • A. D. Booth, ،0A signed binary multiplication technique, Quarterly Journal ...
  • M. Ercegovac and T. Lang، Digital Arithmetic، Morgan Kaufmann، 2004. ...
  • R. P. Brent and H. T. Kung, ،0A regular layout ...
  • L. Dadda, ،*Some Schemes for Parallel Multipliers, ? Alta Frequenza, ...
  • J. F adavi -Ardekani, ،*MxN Booth Encoded Multiplier Generator Using ...
  • Israel Koren, Computer Arithmetic Algorithms, _ Edition, A.K. Peters, Natick, ...
  • Shailesh Shah, *Design and Comparison of 32-bit Multipliers for Various ...
  • Lakshmanan, Masuri Othman and Mohamad Alauddin M.A.., *High Performance Parallel ...
  • J. L. Hennessy and D. _ Patterson, Computer Architecture, a ...
  • Z. Huang and M.D. Ercegovac, ،Number representation optimization for low-power ...
  • _ Altwaijry, ،Area and Performance Optimized CMOS Multipliers, ? Ph.D. ...
  • T. Kilburn, D. Edwards, and D. Aspinan, ،Parallel Addition in ...
  • O. Kavehie, _ P. Mirbaha, N. Dadkhahi, K. Navi, ، ...
  • نمایش کامل مراجع