طراحی و شبیه سازی تقویت کننده عملیاتی کسکود تا شده (Folded Cascode OpAmp) با بهره بالا در تکنولوژی 0.18 µm CMOS

Publish Year: 1393
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 3,845

This Paper With 16 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

NCECN01_306

تاریخ نمایه سازی: 7 بهمن 1393

Abstract:

در این مقاله روش طراحی یک تقویت کننده عملیاتی کسکود تاشده ارایه شده است که به بهره بالا در مقایسه با یک تقویت کننده عملیاتی ساده می انجامد. شبیه سازی به کمک نرم افزار Advance Design System و کتابخانهTSMC RF CMOS 0.18um v5 انجام شده است. آنالیز کامل مدار با استفاده از پارامترهای استخراج شده از تکنولوژی ذکر شده قابل انجام شده است. با بدست آوردن سایز جدید برای عرض ترانزیستورهای مدار مورد استفاده و در نظر گرفتن منبع تغذیه1.8± ولت که ولتاژ نامی برای این تکنولوژی می باشد، نتایج قابل ملاحظه ای را شاهد بودیم. طراحی یک تقویت کننده عملیاتی با کارایی بالا برای مدارات آنالوگ به دلیل کاهش مقدار ولتاژ تغدیه در تکنولوژی های روز، برای طراحان به کاری بسیار چالش برانگیز تبدیل شده است. در مدارات با منابع تغدیه کوچک، داشتن سویینگ خروجی بالا یکی از عوامل محدود کننده در طراحی است و برای سویینگ بالا باید از توپولوژی کسکود تاشده به جای آینه جریان معمولی استفاده کرد به طوری که هم بار زیاد به بهره بالا بیانجامد و هم سویینگ خروجی کاهش پیدا نکند. بنابراین به منظور رسیدن به بهره بالا و سویئنگ قابل قبول کسکود تاشده یکی از بهترین گزینه هاست. در این مقاله سعی بر آن بوده است تا با طراحی تقویت کننده عملیاتی آنالوگ با استفاده از تکنولوژی روز، به بهره بالا و سویئنگ خروجی قابل قبول وهچنین توان مصرفی پایین دست پیدا کرد. با مقایسه نتایج بدست آمده از شبیه سازی این مدار با مقالات مرجع، می توان به این نتیجه رسید که با استفاده از این مدار، علاوه بر تحقق موارد ذکر شده، PSRR و CMRR وPhase Margin بهبود قابل توجهی داشتند. همچنین مقادیر قابل قبولی برای بهره حالت مشترک ،Slew Rate ،ICMR اندازه گیری شده است.

Authors

سیده مریم مسعودی راد

دانشجوی کارشناسی ارشد دانشگاه حکیم سبزواری

مجید بقایی نژاد

استادیار دانشگاه حکیم سبزواری

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • Banafsheh Alizadeh , Ali Dadashi _ An Enhanced Folded Cascode ...
  • B. G. Song, 0. J. Kwon, I. Caching, H. J. ...
  • .David Johns, Ken M artin, Analaog Integrated circuit , chapter ...
  • O livera-Romer. and Silva-Martinez, -A folded-cascode OTA based _ complementary ...
  • .Phillip E .Allen, Douglas R. Holberg, CMOS Analog Circuit Design, ...
  • P. Naus et al. _ "A CMOS stereo I6-bit convertor ...
  • R.G. Eschuzier, L.P.T. Kerklaan, and J.H.Huising, -A 100 MHz 100dB ...
  • S.H. Lewis and P.R Gray, "A pipelined 5-Msamples 9-bit analog ...
  • S. Wong and C.A.T. Salama, "Impact of scaling _ MOS, ...
  • Zushu Yan, Pui-In Mak, and Rui P. Martins :Two-Stage Operational ...
  • نمایش کامل مراجع