بهبود خاصیت anti-aliasing و SNR بدون افزایش توان در مدولاتور CT ΔΣ با ارائه ساختارجدید
عنوان مقاله: بهبود خاصیت anti-aliasing و SNR بدون افزایش توان در مدولاتور CT ΔΣ با ارائه ساختارجدید
شناسه ملی مقاله: ICEEE07_005
منتشر شده در هفتمین کنفرانس ملی مهندسی برق و الکترونیک ایران در سال 1394
شناسه ملی مقاله: ICEEE07_005
منتشر شده در هفتمین کنفرانس ملی مهندسی برق و الکترونیک ایران در سال 1394
مشخصات نویسندگان مقاله:
زینب عرب نژاد خانوکی - دانشگاه شهید باهنر کرمان کرمان، ایران
احمد حکیمی - دانشگاه شهید باهنر کرمان کرمان، ایران
خلاصه مقاله:
زینب عرب نژاد خانوکی - دانشگاه شهید باهنر کرمان کرمان، ایران
احمد حکیمی - دانشگاه شهید باهنر کرمان کرمان، ایران
در تحقق ساختار یک مدولاتور دلتاسیگمای زمان پیوسته مرتبه N از N انتگرالگیر یا N op-amp به صورت زنجیره ای و پشت سرهم استفاده می شود. در این گونه ساختارها با افزایش مرتبه، توان و تأخیر افزایش می یابد. از طرف دیگر در طراحی این گونه مدولاتورها معمولاً تابع انتقال سیگنال STF در نظر گرفته نمی شود که این امر خود باعث ایجاد پیک خارج از باند سیگنال و ناپایداری مدولاتور می شود. در این مقاله یک مدولاتور مرتبه 4 با ساختار جدید طراحی شده است، که برای کاهش تعداد op-amp از resonator به جای انتگرالگیر و برای حذف پیکهای خارج از باند از روش طراحی STF و تابع انتقال نویز NTF به صورت همزمان استفاده شده است. از فواید این ساختار کاهش توان و حذف پیک خارج از باند در STF می باشد. 9 dB بهبود سطح سیگنال به نویز و 75 dB بهبود خاصیت anti-aliasing در ساختار جدید حاصل شده است.
کلمات کلیدی: مبدل آنالوگ به دیجیتال، مدولاتور دلتاسیگما، anti-aliasing، پیک خارج از باند سیگنال، زمان پیوسته
صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/458990/