الگوریتم مسیریابی هوشمند تحلیل پذیر خطا برای توپولوژی های الهام گرفته شده از توپولوپی دی بروجن
Publish place: 3rd International Conference on Applied Research in Computer Engineering and Information Technology
Publish Year: 1394
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 505
This Paper With 16 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
CITCONF03_169
تاریخ نمایه سازی: 12 تیر 1395
Abstract:
شبکه های روی تراشه یک نمونه از ارتباطاات امیدوار کننده برای سیستمهای روی تراشه می باشد که این ارتباطات از اتصالات شبکه گرفته شده است. که بر مسائل کارایی و مقیاس پذیری گذرگاه های مشترک و لینکهای اختصاصی نقطه به نقطه در چند هسته ای سیستمهای روی تراشه غلبه کند یک موضوع مهمی در طراحی کردن شبک های روی تراشه انتخاب توپولوژی شبکه می باشد د راین تحقیق تاخیر و توان مصرف را برای همبندی های پیشنهادی بررسی کرده و هدف تحقیق تحمل پذیری خطا که بیانگر قابلیت اطمینان شبکه می باشد است و با ارائه الگوریتم مسیریابی هوشمند تحمل پذیری خطا که بیانگر قابلیت اطمینان شبکه می باشد. باتوجه به دست آمده از شبیه سازی الگورستم مسیریابی تحمل پذیر خطا ارائه شدهاست
Keywords:
شبکه بر روی تراشه , تحمل پذیری خطا , الگوریتم مسیریابی , توپولوژی دی بروجن , تاخیر , بسته های گم شده , لینک های معیوب توان مصرفی
Authors
شهناز حیات الغیب
دانشکده مهندسی کامپیوتر دانشگاه آزاد اسلامی واحد اراک ایران
مهدیار حسین قدیری
دانشکده مهندسی کامپیوتر دانشگاه آزاد اسلامی واحد اراک ایران
مراجع و منابع این Paper:
لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :