A CMOS 7Gb/s serial link transmitter using a PWAM scheme
Publish place: 18th Conference on Electrical Engineering OF Iranian Student
Publish Year: 1394
نوع سند: مقاله کنفرانسی
زبان: English
View: 685
This Paper With 6 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ISCEE18_163
تاریخ نمایه سازی: 12 تیر 1395
Abstract:
This paper proposes a new multi level of amplitude modulation and pulse width modulation structure for a 7Gb/s serial link transmitter. This scheme can be implemented in 0.18µm CMOS technology. This technique transmits 7 bit data in a symbol time. Therefore the symbol rate is reduced, while the minimum pulse width (PW) is increased. İn the proposed circuits, the PW is larger than Tb(a conventional NRZ data PW). So the ISI will be improved. The multiphases output of a five stage ring oscillator VCO in the PLL is used to modulate the signal. In PAM modulator block, a current-mode technique is used to increase the rate of data transmission. Serialization of parallel data is down by a current-mode multiplexer. PWAM modulator ,which consists of a PWM modulator and a PAM modulator, consumes 68.2mW. With 1.8v power supply, the peak to peak jitter at the PWAM output is 20Ps.
Keywords:
Authors
Seyedhe Rahil Fatemi
Student of faculty of engineering, Shahrekord University, Shahrekord , Iran
Noushin Ghaderi
Assistant Professor of faculty of engineering, Shahrekord University, Shahrekord,
Majid Ebneali Heidari
Assistant Professor of faculty of engineering, Shahrekord University, Shahrekord, Iran
مراجع و منابع این Paper:
لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :