CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی مدار CMOS ، برای پیاده سازی توابع عضویت تئان دار ، با قابلیت برنامه ریزی برای هر توان ریاضی دلخواه ، با استفاده از تقاریبی مناسب برای توابع نمایی و لگاریتمی

عنوان مقاله: طراحی مدار CMOS ، برای پیاده سازی توابع عضویت تئان دار ، با قابلیت برنامه ریزی برای هر توان ریاضی دلخواه ، با استفاده از تقاریبی مناسب برای توابع نمایی و لگاریتمی
شناسه ملی مقاله: ICEE16_286
منتشر شده در شانزدهمین کنفرانس مهندسی برق ایران در سال 1387
مشخصات نویسندگان مقاله:

علی نادری - مرکز تحقیقات آزمایشگاه میکروالکترونیک دانشگاه ارومیه
عبدالله خویی
خیرالله حیدری
هادی قاسم زاده

خلاصه مقاله:
در این مقاله تقاریبی مناسب برای پیاده سازی سخت افزار توابع نمایی و لگاریتمی جهت تولید RPMFها در پروسه CMOS با قابلیت تولید توان با رزولوشن 0/03125 برای توانهای از 0 تا 20 و رزولوشن 0/0625 برای توانهای بین 2 تا 4، با 8 کد برنامه ریزی اراه شده است. نتایج شبیه سازی شده توسط نرم افزار HSPICE، با پارامترهای (level 49 (BSIM3v3 در پروسه CMOS و تکنولوژی 0.35μm انجام گرفته و مقایسه آنها با دمقادیر ایده آل - حاصل از شبیه سازی با MATLAB - خطای RMS کمتر از 1/41% را نتیجه می دهد.

کلمات کلیدی:
تابع عضویت توان دار ، تابع لگاریتم طبیعی ، تابع نمایی ، توان ریاضی گویا ، مدار CMOS

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/47784/