طراحی مدارات CMOS بهبود یافته برای سیستم Neuro-Fuzzy آنالوگ

Publish Year: 1387
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 2,092

This Paper With 5 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

ICEE16_327

تاریخ نمایه سازی: 6 اسفند 1386

Abstract:

در این مقاله پیرامون مدار تابع عضویت گوسی شکل با قابلیت برنامه پذیری و مدار MIN گیر که با تکنولوژی VLSI طراحی و بهبود داده شده اند و در سیستم های Neuro-Fuzzy کاربرد دارند، بحث می شود که رنج دینامیکی بالا، توان مصرفی پاین و ساختار ساده مدارات از مزایای این طراحی است و در پایان نیز نتایج شبیه سازی با نرم افزار ( Hspice ( Level 49 در پروسه 0.35um CMOS ارائه شده که نشانگر سرعت و دقت بالای مدارات می باشد که مقدار متوسط خطای مدار مینیمم گیر در فرکانس 5MHZ برای 3 ورودی ولتاژ تقریباً برابر 0/05% رنج ورودی به دست آمد.

Authors

محمد سلیمانی

پژوهشکده میکروالکترونیک دانشگاه ارومیه

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • Bogdan M. Wilamowski , Richard C. Jaeger and M. Okyay ...
  • Wei-zhi Wang _ Dong-ming Jin, " Neuro-fuzzy system with high-speed ...
  • Wei-zhi Wang _ Dong-ming Jin, 4 CMOS design of analog ...
  • A Ion E. Opris, * Rail-to-Rail Multipule- Input Min/Max circuit, ...
  • Volnei A. Pedrone and Bruno U. Pedrone, " output stage ...
  • R.G. Carvajal, A. Ramirez Angulo, J. Martinez Heredia, "* High-speed ...
  • S. Guo, L. Peters, H. Surmann, " Design application of ...
  • R. Ami rkhanzadeh , A. Khoei, Kh. Hadidi, * A ...
  • J. Ram irez-Angulo, G. Duc ou dary-Acevedo, R. G. Carvajal, ...
  • S. Kazemi Nia, A. Khoei, Kh. Hadidi, " High Speed ...
  • J. R ami rez-Angulo, S. Gupta, R.G. Carvajal, A. J. ...
  • نمایش کامل مراجع