CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی آشکار ساز فاز حلقه باز با سرعت و دقت بالا برای حلقه های قفل شونده فاز

عنوان مقاله: طراحی آشکار ساز فاز حلقه باز با سرعت و دقت بالا برای حلقه های قفل شونده فاز
شناسه ملی مقاله: ELEMECHCONF03_0365
منتشر شده در سومین کنفرانس ملی و اولین کنفرانس بین المللی پژوهش هایی کاربردی در مهندسی برق، مکانیک و مکاترونیک در سال 1394
مشخصات نویسندگان مقاله:

امین امانی بنی - دانشجو دانشگاه شهرکرد
نوشین قادری - استادیار دانشگاه شهرکرد

خلاصه مقاله:
یکی از بخش های دارای اهمیت در حلقه قفل شونده فاز (PLL) دیجیتال، آشکارساز فاز (PD) می باشدیک اشکارساز با سرعت بالا و توان کم مصرفی کم و دامنه ی قفل شدگی وسیع می تواند کاربرد زیادی در PLL ها داشته باشد. در این مقاله، یک مدار آشکارساز فاز به شکل حلقه باز و با ساختاری بسیار ساده برای کاربردهای سریع طراحی شده است. ناحیه مرده (dead zone) و جیتر در ساختار پیشنهادی از بین رفته است. همچنین عدم استفاده از فلیپ فلاپ ها ونیز ساختار ساده ی مدار، باعث افزایش قابل توجه در سرعت و کاهش توان مصرفی می شود. مدار ارائخ شده در تکنولوژی 0.18um، CMOS و نیز با ترانزستورهای مبتنی بر نانولوله های کربنی (CNTFET) شبیه سازی شده است. فرکانس کار این آشکارساز در تکنولوژی CMOS حدود 1MHz تا 8MHz و با استفاده از CNTFET ها ده ها برابر است. توان مصرفی مدار پیشنهادی در تکنولوژی CMOS حدود 2.2nw با استفاده از CNTFET ها در حدود 16μw می باشد. نتایج شبیه سازی ها که توسط نرم افزار Hspice انجام شده است، نشان می دهد که کمترین اختلاف فاز قابل شناسایی توسط این مدار، در فرکانس 100 مگاهرتز برابر با 10 پیکوثانیه است که در قیاس با دیگر آشکارسازها، دارای عملکرد بسیار بهتری است.

کلمات کلیدی:
آشکارساز فاز، جیتر، حلقه قفل شونده فاز، ناحیه مرده

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/479130/