CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

وارسی روند برنامه با الگوریتم تشخیص خطا CRC و سنتز آن بر روی هسته ریزپردازنده اینتل در FPGA

عنوان مقاله: وارسی روند برنامه با الگوریتم تشخیص خطا CRC و سنتز آن بر روی هسته ریزپردازنده اینتل در FPGA
شناسه ملی مقاله: ELEMECHCONF03_0987
منتشر شده در سومین کنفرانس ملی و اولین کنفرانس بین المللی پژوهش هایی کاربردی در مهندسی برق، مکانیک و مکاترونیک در سال 1394
مشخصات نویسندگان مقاله:

قدرت سپیدنام - استادیار،گروه مهندسی کامپیوتر، موسسه آموزش عالی اشراق ، بجنورد ، ایران
یاسر صداقت - استادیار،گروه مهندسی کامپیوتر، دانشگاه فردوسی، مشهد، ایران
مازیار اردلان - دانشجوی کارشناسی ارشد ،گروه مهندسی برق، موسسه آموزش عالی اشراق، بجنورد، ایران

خلاصه مقاله:
استفاده از ریزپردازنده ها و ریز کنترلرها بخصوص در سیستم های نهفته با افزایش چشمگیری روبروست و به تبع آن مشکلات و معایب آن ها نیز زوز به روز بیشتر وبیشتر نمایان می شود. یکی از این معایب، خطاهای روند اجرای برنامه می باشد که تحت عواملی مانند نویز ناخواسته الکترونیکی، بارش های نوترونی و تاثیر آن ها ها بر روی ریزپردازنده و... در زمان اجرای برنامه ممکن است اتفاق افتد که باعث پرش های ناخواسته یا ایجاد نتایج غلط شود. روش های تصحیح خطا در ریزپردازنده ها و ریز کنترلر ها به سرعت در حال افزایش است و بسته به محل و نوع استفاده کنترلر می تواند متفاوت باشد. در این مقاله استفاده از استاندارد کد افزونگی چرخشی (CRC) به منظور تشخیص خطا در ریزپردازنده به صورت نرم افزاری انجام گرفته و روش فوق بر روی هسته ریزپردازنده اینتل در FPGA سنتز شده و مزایا و معایب آن بررسی شده است.

کلمات کلیدی:
وارسی روند برنامه، FPGA، CRC، CFC، ریزپردازنده، سیستم های نهفته

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/479751/