CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی بهینه اسنابرهای GCSC

عنوان مقاله: طراحی بهینه اسنابرهای GCSC
شناسه ملی مقاله: ISCEE09_126
منتشر شده در نهمین کنفرانس دانشجویی مهندسی برق در سال 1385
مشخصات نویسندگان مقاله:

سولماز موسوی دیزج - دانشکده مهندسی برق و کامپیوتر دانشگاه تبریز

خلاصه مقاله:
در این مقاله به بررسی و طراحی بهینه مدار اسنابر مورد استفاده در جبرانساز GCSC پرداخته شده است. جبرانسازز GCSC نوعی جبرانساز خازن سری است که به صورت سری در خطوط انتقال بلند(EHV) برای جبران افت ولتاژ،افزایش پایداری و کنترل تقسیم بار بین مسیرهای انتقال موازی بکار میرود.این جبرانساز توسط تایرستورهایGTO کنترل میشود. مدار اسنابر مورد مطالعه در این مقاله به همراه مدارGTO در جبرانساز قرار میگیرد.این اسنابر مزیتهای زیادی دارد.از جمله آن میتوان به توانایی آن در کاهش حالت گذرای جریانهای ناخواسته اشاره کرد.این جریانها میتوانند به بای پس شدن خازن جبرانساز منجر شوند.از طرف دیگر باعث میشودGTO در یک ناحیه عملکرد سالم سویچ کند.نبودن تلفات مقاومتی در حالت روشن مدار از مزیتهای دیگر این اسنابر نسبت به طراحیهای دیگر به شمار میرود

کلمات کلیدی:
اسنابر ، جبرانساز ، تایرستور

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/48655/