CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

پیاده سازی دو مالتی پلکسر 1×4 کم مصرف در تکنولوژی 32nm CMOS

عنوان مقاله: پیاده سازی دو مالتی پلکسر 1×4 کم مصرف در تکنولوژی 32nm CMOS
شناسه ملی مقاله: ICELE01_313
منتشر شده در کنفرانس بین المللی مهندسی برق در سال 1395
مشخصات نویسندگان مقاله:

سکینه موریانی زاده - دانشجوی کارشناسی الکترونیک- دانشکده فنی مهندسی- دانشگاه پیام نور
عاطفه افسا - دانشجوی کارشناسی الکترونیک- دانشکده فنی مهندسی- دانشگاه پیام نور
مهدی فرجی - مربی- دانشکده فنی مهندسی- دانشگاه پیام نور

خلاصه مقاله:
قطعات و مدارات کم مصرف در طراحی های VLSI امروز نقش مهمی را برعهده دارند به طوری که تقاضا برای قطعات و مدارات کم مصرف ، به سرعت در حال افزایش است و از این رو امروزه تکنیک های طراحی توان پایین به شدت مورد علاقه قرار گرفته است . دراین مقاله عملکرد مالتی پلکسر 1×4 در قالب دو مدار با تکنیک های متفاوت مورد بررسی قرار گرفته است و مصرف توان این دو مدار با طرح CMOS متداول مقایسه شده است. مدارات معرفی شده در تکنولوژی 32nm CMOS در نرم افزار HSPICE شبیه سازی شده اند و نتایج نشان می دهد که این مدارات ،مصرف توان کمتری نسبت به مدارهای CMOS متداول دارند .

کلمات کلیدی:
CMOS ، مالتی پلکسر، GDI ، ترانزیستور عبور، مصرف توان پائین

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/504155/