طراحی یک ضرب کننده درخت والاس سریع بااستفاده ازکمپرسورهای 7:2

Publish Year: 1395
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 2,313

This Paper With 7 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

TEDECE02_019

تاریخ نمایه سازی: 21 شهریور 1395

Abstract:

پردازش سیگنال دیجیتال یکی ازتکنولوژهای اساسی دررسانه ها و سیستم های ارتباطی می باشد بسیاری ازسیستم های کاربردی مبتنی برDSP نیازمند پردازش حجم عظیمی ازداده های دیجیتال می باشد عمل ضرب یکی ازبحرانی ترین مسیرهای الگوریتم های پردازش سیگنال دیجیتال محسوب میشود و درنتیجه کارایی الگوریتمر ا تعیین می کند همیشه سعی د رطراحی ضرب کننده هایی است که سرعت بالایی دارند توان کمتری مصرف می کنند و فضای کمتری برای پیاده سازی آنها لازم است این مقاله درمورد پیاده سازی ضرب کننده درخت والاس به منظور کاهش تعدادجمع کننده ها می باشد باکاهش جمع کننده ها تعدادانتشار رقم نقلی نیز کمتر شده و بموجب آن تاخیر عملیات ضرب نیزکاهش می یابد عملیات ضرب درخت والاس بااستفاده ازکمپرسورهای 4:2برای ضرب دوعدد 4بیتی و کمپرسورهای 7:2 5:2E6:2 برای دوعدد ت8بیتی استفاده شده است همچنین باحذف جمع کننده ها ازساختارداخلی کمپرسور 7:2 و بهبود عملکرد آن باعث کاهش تاخیر یاحفظ توان مصرفی درضرب کننده درخت والاس شدها ست بااستفاده ازروش جدید باتغییر ساختارکمپرسور میتوانیم زمان محاسبه ضرب دوعدد 8بیتی را به میزان 10درصد کاهش دهیم

Authors

رضا بصیری راد

کارشناس شرکت توزیع نیروی برق استان قزوین

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • flores Ivan "the logic of computer arithmetic" Prentice-Hall, Inc. Upper ...
  • Parhami B. , Computer Arithmetic: Algorithms and Hardware Designs, 2nd ...
  • Whitney J. , " _ _ A comparison of dadda ...
  • Vineela Maunika N V. and Vasuja M. , "A Dwindled ...
  • Nikolos D. and Kolovos P. , " Design of High-Speed ...
  • Kumar S. and Kumar M "Low Power High Speed 3- ...
  • Jasbir Kaur and Naveen Kr. Gahlan , "Delay-Power Performance Comparison ...
  • Ravindar Kuamr M. and Parmeswara Rao G. , "Design and ...
  • Dandapat A. , Ghosal S. , Sarkar P. and M ...
  • C onferenc e-TED 2016 1-2 June, Kerman shah, Iran ...
  • In ternational Journal of Electrical and Electronics 2010) ...
  • Mohammad Tohidi , Yasin Amani , Mostafa Amirpour and Saeid ...
  • Naveen Kr. Gahlan, Prabhat Shukla and Jasbir Kaur , _ ...
  • Ravi Nirlakalla, Thota Subba Rao and Talari Jayachandra Prasad , ...
  • Jagadeshwar Rao and Sanjay Dubey , "A High Speed Wallace ...
  • Engineering , Volume 3, Issue 1 Sep-Oct 2012. ...
  • Anju S. and Saravanan M , " High Performance Dadda ...
  • C onferenc e-TED 2016 1-2 June, Kerman shah, Iran ...
  • نمایش کامل مراجع