CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

مروری بر قابلیت اطمینان و تحملپذیری خطا در آرایههای درگاه قابل برنامهریزی فیلد

عنوان مقاله: مروری بر قابلیت اطمینان و تحملپذیری خطا در آرایههای درگاه قابل برنامهریزی فیلد
شناسه ملی مقاله: TEDECE02_071
منتشر شده در دومین کنفرانس ملی فناوری، انرژی و داده با رویکرد مهندسی برق و کامپیوتر در سال 1395
مشخصات نویسندگان مقاله:

ندا حبیبی فر - گروه مهندسی کامپیوتر، واحد تهران غرب، دانشگاه آزاد اسلامی، تهران، ایران
علی منصور - گروه مهندسی کامپیوتر، واحد تهران غرب، دانشگاه آزاد اسلامی، تهران، ایران

خلاصه مقاله:
آرایه های درگاه قابل برنامه ریزی فیلدFPGA، نسل جدید مدارات مجتمع دیجیتال قابل برنامه ریزی هستند. دقت و کارآیی آن ها باعث شده است تا در موقعیت های حساس به کار گرفته شوند و معمولاً هنگامی که نیاز به پیاده سازی یک سیستم سفارشی و پیچیده وجود داشته باشدFPGAبه کار گرفته می شود. قابلیت اطمینان و اعتماد از مسائل جدی برای این سیستم ها هستند. خوشبختانه FPGA ها دارای توانایی پیکربندی مجدد در فیلد و در زمان اجرا هستند از این رو این ویژگی ها فرصت هایی را برای فائق آمدن بر این مسائل فراهم می کند FPGA ها باید دارای اعتماد در هنگام کار باشند و به همین دلیل روش هایی برای کشف، تشخیص و تحمل پذیری خطا به جهت اطمینان از کار آن ها هنگامی که مورد نیاز هستند ابداع شده است. در این مقاله برروی تحمل پذیری خطا در FPGA ها یک بررسی کلی انجام شده است

کلمات کلیدی:
خطا، تشخیص خطا، تحمل پذیری خطا ، FPGA

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/509282/