CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

کاهش سطح مصرفی در مدارهای دیجیتال آسنکرون با استفاده از خوشهبندی

عنوان مقاله: کاهش سطح مصرفی در مدارهای دیجیتال آسنکرون با استفاده از خوشهبندی
شناسه ملی مقاله: TEDECE02_208
منتشر شده در دومین کنفرانس ملی فناوری، انرژی و داده با رویکرد مهندسی برق و کامپیوتر در سال 1395
مشخصات نویسندگان مقاله:

رزگار صادقی - دانشکده مهندسی برق، دانشگاه کردستان
هادی جهانی راد - دانشکده مهندسی برق، دانشگاه کردستان

خلاصه مقاله:
این مقاله یک الگوریتم خوشهبندی خودکار گیتهای مدار آسنکرون را بر مبنای شناسایی رفتار گیتها و سطوح عملیاتی گیتهای موجود با هدف حفظ زنده بودن، حفظ عملکرد، کاهش تاخیر ورودی به خروجی و کاهش مساحت مصرفی مدار ارائه میدهد. این الگوریتم از ویژگی زبانهای توصیف سخت افزاراستفاده میکند و در سطح انتقال رجیسترRTL خوشهبندی را انجام میدهد. این الگوریتم بر روی همهی مدارهای دیجیتال قابل اعمال است. نتایج شبیهسازی نشان میدهد که الگوریتم ارائه شده برای مدارهای معیارISCASکاهش مساحت و زمان اجرا را بهصورت متوسط 5,517 و 31,417 درصد نسبت به الگوریتم های پیشین بهبود میدهد

کلمات کلیدی:
بافر اجازهورودTB

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/509418/