طراحی و شبیه سازی یک تقویت کننده عملیاتی دو طبقه با روش جبران سازی بافر جریان

Publish Year: 1395
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 860

This Paper With 6 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

NAECE01_070

تاریخ نمایه سازی: 26 شهریور 1395

Abstract:

در این مقاله، یک ساختار جدید برای جبران سازی مدارهای تقویت کننده عملیاتی توسط مدار بافر جریان ارائه شده است. اگر چه به کمک جبران سازی به وسیله بارر جریان میتوان به مشکلاتی که در جبران سازی با سایر روش ها مانند جبران به کمک یک مقاومت بی اثر یا جبران سازهای مبتنی بر بافر ولتاژ ، غلبه کرد اما این روش مانند سایر روش های جبران سازی ساده و آسان نیست. در واقع، محدودیتی که بر روی مقاومت ورودی بافر جریان به منظور دستیابی به جبران فرکانسی وجود دارد به دلیل وجود قطب مزدوج مختلط در تابع تبدیل ایجاد میشود. در این مقاله نشان داده شده است که، چگونه می توان یک تقویت کننده عملیاتی ناپایدار را، توسط یک بافر جریان و یک خازن جبران سازی پایدار نمود. روابط ریاضی تقویت کننده و ساختار جبران سازی آورده شده است. نتایج شبیه سازی مدار توسط نرم افزار HSPICE و با مدل ترانزیساتوری μm CMOS 0/18 صحت روابط ریاضی را اثبات میکند. توان مصرفی در این مدار μw 790 می باشد. این طور مشخص میشود که بهترین مقدار پارامتر حاصلضرب بهره در پهنای باند مربوط به روش جبران سازی به کمک روش پیشنهادی است.

Keywords:

تقویت کننده های عملیاتی CMOS , جبران سازی , بافر جریان

Authors

زینت بهزادی نیا

دانشجوی کارشناسی ارشد، دانشکده برق، دانشگاه آزاد اسلامی واحد نجف آباد

مسعود دوستی

استادیار، دانشکده برق و کامپیوتر، دانشگاه آزاد اسلامی واحد علوم و تحقیقات تهران

سیدمحمدعلی زنجانی

مربی، دانشکده برق، دانشگاه آزاد اسلامی واحد نجف آباد

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • _ Chava and J. Silva-Martinez, _ frequency compensation scheme for ...
  • K. Gulati, and H. Lee, "A high-swing CMOS telescopic _ ...
  • Nakamura, K., & Richard Carley, L. (1992). An enhanced fully ...
  • B. l. Blalock, P. E. Allen, G. A. Rincon-Mora, "Designing ...
  • _ _ _ calibrated phase-locked loop with a fast-locked time, ...
  • _ _ _ Circuits, pp. 441-444, Dec. 2005. ...
  • H. Khameh, H. Mirzaie, and H. Shamsi, "New two-stage Op-Amp ...
  • R. S. Assaad, and J. Martinez, "The recycling folded cascode ...
  • K. Bult, and G. Geelen, _ fast-settling CMOS Op-Amp for ...
  • _ fi _ _ _ Systems II: Express Briefs, IEEE ...
  • P. E. Allen and D. R. Holberg, "CMOS Analog Circuit ...
  • B. Ahuja, "An improved frequency compensation technique for CMOS operational ...
  • J. Mahattanakul and J. Chutichatuporn, "Design procedure for ...
  • _ _ _ _ mode input range, " IEEE J. ...
  • , no. 8, pp. 1508-1514, Aug. 2005. ...
  • M. Yavari, "Hybrid cascode compensation for two-stage CMOS opamps, " ...
  • _ _ _ 32, no. 6, pp. 783-796, June 1997. ...
  • _ _ _ i _ _ California, Berkeley, CA, 1997. ...
  • Mo hammadpour, Mohsen, and Masoud Rostampour. "Indirect Miller effect based ...
  • Yu, Sang Dae. "Small-Signal Analysis of a Differential Two- ...
  • نمایش کامل مراجع