طراحی فلیپ فلاپ های سه سطحی با استفاده از ترانزیستورهای نانو لوله کربنی

Publish Year: 1395
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 735

This Paper With 7 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

BPJ02_306

تاریخ نمایه سازی: 11 آبان 1395

Abstract:

در این مقاله ساختارهای مختلف فلیپ فلاپ های سه سطحی با استفاده از ترانزیستورهای نانو لوله کربنی و در سه دسته شامل لچ ها، فلیپ فلاپ حساس به سطح و فلیپ فلاپ حساس به لبه معرفی شده است. اساس عملکرد این ساختارها بر مبنای ترانزیستورهای نانو لوله کربنی در ولتاژهای آستانه 0/289، 0/559 و 0/428 ولت و ولتاژ تغذیه 0/9 ولت می باشد. نتایج شبیه سازی ساختارهای پیشنهادی به کمک نرم افزار Hspice در تکنولوژی 32 نانو متر و با استفاده از کلاک پالس های باینری بیانگر توانمندی و کارایی بالای طرح های معرفی شده است.

Authors

حمید قادری

کارشناسی ارشد مهندسی برق الکترونیک دانشگاه آزاد اسلامی واحد بندرعباس،

سید علی حسینی

استادیار دانشگاه آزاد اسلامی واحد یادگار امام خمینی (ره) شهر ری،

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • Sanjeet, K. Saurabh, C. _ CNTFET based Logic Circuits: A ...
  • _ _ _ _ _ nanotube FET-based multiple-valued logic circuits", ...
  • Wu. X, "CMOS Ternary Logic Circuits", IEEE Proceedings, vol.137, No.1, ...
  • Prosser, F. Wu, X. Chen, X. "CMOS termary flip-flops and ...
  • Thurman, A. Irving, JR. Sajjan, G. Shavin, H. Troy nagle ...
  • Dahande, A. Ingole, V." Design Of 3-Valued R-S & D ...
  • _ Flip-Flap-Flops With ...
  • نمایش کامل مراجع