CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

کاهش توان گلیچ در مدارهای قابل پیکربندی

عنوان مقاله: کاهش توان گلیچ در مدارهای قابل پیکربندی
شناسه ملی مقاله: CCESI01_467
منتشر شده در اولین مسابقه کنفرانس بین المللی جامع علوم مهندسی در ایران در سال 1395
مشخصات نویسندگان مقاله:

فهیمه یزدان پناه - استادیار، گروه مهندسی کامپیوتر، دانشکده فنی و مهندسی، دانشگاه شهید باهنر کرمان
مهری سالاری - دانشجوی کارشناسی ارشد،مهندسی کامپیوتر،موسسه آموزش عالی غیرانتفاعی بعثت،کرمان

خلاصه مقاله:
توان گلیچ توان از دست رفته و مصرف شده ای است که توان گلیچ حدودا نصف توان پویای مصرفی یک مدار قابل پیکربندی را تشکیل می دهد. گلیچ در واقع یک خطای گذرای سیستمی است که در بسیاری حالات کشف و حذف آن بسیار مشکل است.از آنجا که گلیچ ها با آمدن سیگنال ساعت رفع می شوند، اشکالی در رفتار مدارهای همگام (سنکرون) ندارند، اما موجب افزایش چشمگیر توان مصرفی پویا می شوند. این مقاله به بررسی راهکارهای کاهش توان گلیچ می پردازد.

کلمات کلیدی:
توان پویا، گلیچ، مدارهای قابل پیکربندی

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/545476/