پیاده سازی سیستم کنترل دینامیکی ولتاژ و فرکانس برای کاهش توان پردازنده

Publish Year: 1385
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 1,631

This Paper With 6 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

ICEE14_325

تاریخ نمایه سازی: 25 تیر 1387

Abstract:

با توجه به کاربرد روز افزون پردازنده های نهفته و نقش آنها در زندگی امروزی، اهمیت بالا بردن کارایی این پردازنده ها برجسته شده است. با پیشرفت تکنولوژی و افزایش تعداد ترانزیستورها در واحد سطح، افزایش توان مصرفی از مهمترین محدودیتها برای این پردازنده ها بشمار می رود. یکی از جدیدترین روشهای کاهش توان مصرفی پردازنده ها، تکنیک مدیریت دینامیکی ولتاژ و فرکانس (DVFM) است. در این مقاله تکنیک جدیدی برای طراحی واحد کنترل دینامیکی فرکانس با بازه های زمانی وفقی برای کم کردن توان مصرفی یک پردازنده با معماری SPARC-v 8 ارائه شده است. نتایج نشان می دهد که بهینه سازی فوق مصرف توان پردازنده را به طور متوسط 50 % کاهش می دهد.

Authors

مصطفی صالحی

دانشکده مهندسی برق و کامپیوتر، پردیس دانشکده های فنی دانشگاه تهران

مهرداد نجیبی

دانشکده مهندسی کامپیوتر و فناوری اطلاعات، دانشگاه صنعتی امیرکبیر

حسین پدرام

دانشکده مهندسی کامپیوتر و فناوری اطلاعات، دانشگاه صنعتی امیرکبیر

علی افضلی کوشا

دانشکده مهندسی برق و کامپیوتر، پردیس دانشکده های فنی دانشگاه تهران

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • M. Nakai, S. Akui، et al, "Dynamic voltage and frequency ...
  • _ Burd, T. Pering , et al, "A Dynamic voltage ...
  • K. Nowka et al., ،A 0.9 V to 1.95 V ...
  • processor, IEEE Int. Solid-State Circuits Conf. Feb. 2002, pp. 340-341. ...
  • K. J. Nowka, G. D. Carpenter, "A 32-bit PowerPC sy ...
  • T. D. Burd, R. W. Brodersen. "Design issues for ...
  • dynamic voltage scaling, " Proc. 2000 Int"l Symp. Lovw Power ...
  • ، ModelSim: VHDL and Verilog Simulator', Mentor Graphics Inc., 2005, ...
  • ، LeonardoS pectrum: Mature synthesis tool for designing PLDs, FPGAs, ...
  • نمایش کامل مراجع