CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی و شبیه سازی تمام جمع کننده با استفاده از خانواده جدید دومینو FTL

عنوان مقاله: طراحی و شبیه سازی تمام جمع کننده با استفاده از خانواده جدید دومینو FTL
شناسه ملی مقاله: BPJCEE01_146
منتشر شده در اولین همایش ملی مهندسی برق باشگاه پژوهشگران جوان و نخبگان در سال 1395
مشخصات نویسندگان مقاله:

مریم امیری - دانشگاه آزاد اسلامی، واحد فسا، گروه مهندسی برق، فسا، ایران
کیهانه امیری
پروانه امیری

خلاصه مقاله:
در این پژوهش، با هدف دست یابی به منطقی نوین در خانواده های دینامیک و بررسی کارایی آن در مدارات پایه ای یجیتال ( برای مثال جمع کننده های 10 بیتی ) به طراحی و شبیه سازی پرداخته شد. در شبیه سازی های انجام شده از نرم افزار HSPICE و تکنولوژی 0/18 میکرومتر CMOS استفاده گردید. در این تحقیق یک تکنیک جدید بر ای کاهش توان مصرفی برای مدارهای منطق دومینو ارائه شد که در مدار پیشنهادی یک بافر استفاده گردید که موجب کاهش مصرف توان در مقایسه با منطق دومینوی معمولی شد. در واقع مدار پیشنهادی مصرف توان پایین و تأخیر کمتری نسبت به مدار منطق دومینوی قبلی دارد. سپس یک جمع کننده با استفاده از منطق پیشنهادی طراحی گردید که نتایج حاصل از آن حاکی از توان مصرفی پایین تر نسبت به مدارهای جمع کننده قبلی بود.

کلمات کلیدی:
تمام جمع کننده، منطق دومینو، مدارهای منطقی، استاتیک، منطق پویا

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/567465/