طراحی سلول های جدید جمع کننده کم مصرف و با کارآیی بالا در سطح ترانزیستور
Publish place: 14th Annual Conference of Computer Society of Iran
Publish Year: 1387
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 2,393
This Paper With 5 Page And PDF Format Ready To Download
- Certificate
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ACCSI14_034
تاریخ نمایه سازی: 26 مهر 1387
Abstract:
در این مقاله دو سلول جدید جمع کننده تک بیتی با هدف کاهش توان مصرفی و بالا بردن کارآیی، ارائه شده است . مبنای کار ، استفاده از تابع رای اکثریت و شباهت خروجی های Sum و C out بودهاست که بدین طریق یکی از خروجی ها قادر به تولید خروجی دیگر می باشد. مدارات ارائه شده با استفاده از نرم افزار HSpice وتکنولوژی μm 0.18 شبیه سازی شده اند. نتیجه شبیه سازی حاکی از بهبود % 64 پارامتر ( PDP ) Power - Delay Product نسبت به کار مشابه که در گذشته صورت گرفته، می باشد.
Keywords:
Authors
رضا فقیه میرزایی
آزمایشگاه فناوری نانو و محاسبات کوانتومی دانشگاه شهید بهشتی
محمد حسین معیری
آزمایشگاه میکروالکترونیک دانشگاه شهید بهشتی
کیوان ناوی
دانشکده مهندسی برق و کامپیوتر دانشگاه شهید بهشتی
مراجع و منابع این Paper:
لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :