کاربرد IDVR برای محدود کردن جریان خطای پاییندستی در شبکه توزیع

Publish Year: 1395
نوع سند: مقاله کنفرانسی
زبان: Persian
View: 629

This Paper With 13 Page And PDF Format Ready To Download

  • Certificate
  • من نویسنده این مقاله هستم

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این Paper:

شناسه ملی سند علمی:

COMCONF04_029

تاریخ نمایه سازی: 10 تیر 1396

Abstract:

در این مقاله، قابلیت محدودسازی جریان خطای پاییندستی توسط IDVR بررسی میگردد. بازیابنده دینامیکی ولتاژ ( DVR (، یکی از ادوات Custom Power میباشد که قادر است علاوه بر جبران کمبود ولتاژ ) sag ( و بیشبود ولتاژ( swell (، عمل محدودسازی جریان خطای پاییندستی ) DFCL ( در شبکه توزیع را نیز انجام دهد. محدود بودن ظرفیت ذخیرهسازی انرژی در DVR و بهتبع آن محدود شدن دامنه جبران در کمبود ولتاژهای طولانی، یک عیب عمده DVR بهشمار میرود. لذا برای گسترش محدوده جبران در برخی از محیط های صنعتی، از یک بازیابنده دینامیکی ولتاژ بین خطی( IDVR ( با ساختار و مقادیر نامی مشخص برای جبران کمبود و بیشبود ولتاژ در دو فیدر مستقل استفاده میشود. بنابراین، با توجه به ساختار IDVR موجود، عملکرد محدود کنندگی جریان خطای پاییندستی نیز به مدهای کاری آن اضافهمی گردد. اساس کار IDVR ، تزریق و مبادله توان اکتیو بین فیدر سالم و فیدر معیوب توسط لینک DC مشترک میباشد. در محدودسازی جریان خطا توسط DVR ، ولتاژ تزریقی دامنه زیادی دارد که این موضوع باعث میشود که توان ظاهری DVR قابلملاحظه گردد در این مقاله، قابلیت ساختار IDVR در میزان محدودسازی جریان خطای پاییندستی و همچنین کاهش rating مربوط به DVR ها در اثر استفاده از این ساختار بررسی و تحلیل می گردد

Authors

اصغر اسکندری

گروه مهندسی برق، دانشکده برق و کامپیوتر، واحد زنجان، دانشگاه آزاد اسلامی، زنجان، ایران

مجید مرادلو

استادیار گروه برق، واحد زنجان، دانشگاه آزاد اسلامی، زنجان، ایران

ابوالفضل جلیلوند

دانشیار گروه برق، دانشگاه زنجان، زنجان، ایران

مراجع و منابع این Paper:

لیست زیر مراجع و منابع استفاده شده در این Paper را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود Paper لینک شده اند :
  • مرادلو، م. (1393)، " تحلیل حالت ماندگار و بهینه سازی ...
  • مهندسی برق و کامپیوتر دی ماه 1395 ...
  • Vilathgamuwa, _ Perera, A. R. and Choi, S. (2003) , ...
  • Banaei, S. Hosseini, S. Kh anmohammad and G. Gharehpetian. (2006), ...
  • Vilathgamuwa, _ Wijekoon, H. and Choi, S. (2004), "Interline Dynamic ...
  • _ Vilathgamuwa, D. Wijekoon, H. and Choi, S. (2006), "A ...
  • Elserougi, A. Hossam-Eldin, A. Massoud, A. and Ahmed, S. (20 ...
  • Moradlou, M. and Karshenas, H.R. (201 1), "Design Strategy for ...
  • Li, Y.W. Vilathamuwa, D. Loh, P.C. and Blaabjerg, F. (2007), ...
  • Mahdian Poor, F. Hooshmand, R.A. and Ataei, M. (2011), "A ...
  • Vilathgamuwa, D. Loh, P.C. and Li, Y.W. (2 0 0 ...
  • Badrkhani Ajaei, F. Farhangi, S. and Iravani, R. (2013), "Fault ...
  • Babaei, E. and Farhadi Kangarlu, M. (20 12);Sensitive Load Voltage ...
  • نمایش کامل مراجع