CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

شبیه سازی تمام جمع کننده کم توان با بکارگیری منطق دامینو

عنوان مقاله: شبیه سازی تمام جمع کننده کم توان با بکارگیری منطق دامینو
شناسه ملی مقاله: NAECE02_132
منتشر شده در دومین کنفرانس ملی رویکردهای نو در مهندسی برق و کامپیوتر در سال 1395
مشخصات نویسندگان مقاله:

فاطمه دهقانی - گروه مهندسی برق و الکترونیک، واحد یزد، دانشگاه آزاد اسلامی، یزد، ایران
مریم نیری - گروه مهندسی برق و الکترونیک، واحد یزد، دانشگاه آزاد اسلامی، یزد، ایران.

خلاصه مقاله:
امروزه سرعت انتقال اطلاعات، هزینه ساخت، سطح اشغالی و توان مصرفی از مباحث مهم در حوزه فناوری مدارهای مجتمع است. اخیرابرای ایجاد سطح کوچکتر، عملکرد بدون اشکال و سرعت بالاتر، از فناوری مدارهای مجتمع تحت عنوان منطق دامینو بهره گرفته می شود. دراین فناوری از ترکیب شبکه های بالابر و پایین بر به همراه پالس کلاک استفاده می شود که با اجازه حرکت منطقی ریلی و خازن های پارازیتی کوچکتر باعث افزایش سرعت مدار می شود. منطق دامینو به دلیل استفاده از ساختارهای غیر معکوس با استفاده از یک اینورتر استاتیک معمولی بین مراحل، مشکل کسکود شدن گیت های منطق دینامیک را حل کرده است. در این مقاله سیستمی شامل مدار تمام جمع کننده دامینو با استفاده از نرم افزار HSPICE طراحی وشبیه سازی شده است. هدف از این طراحی بدست آوردن بهترین و مناسب ترین تمام جمع کننده دامینو با PDP پایین تر و مصرف توان کمتر از سلول های موجود میباشد. در این راستا طرح مورد نظر پیاده سازی و شبیه سازی گردید. نتایج حاکی از آن است که به کارگیری فناوری دامینو در تمام جمع کننده تاخیر و PDPکاهش یافته را در مقایسه طرح های قبلی به همراه دارد.

کلمات کلیدی:
تمام جمع کننده، منطق دامینو، توان مصرفی PDP،

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/627680/